点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - IP核的使用
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
(中文版)Nios II IP核使用手册
关于IP核的使用方法,SOPC里如何配置,软件编程等进行了详细的说明。是中文的,是不可不得的关于IP核使用方面的资源。拿出来分享一下。
所属分类:
iOS
发布日期:2010-12-28
文件大小:727kb
提供者:
fuguangping
altera公司IP核使用手册
详细介绍了IP核的使用和注意问题,内容全面具体,初学者必备。
所属分类:
其它
发布日期:2011-04-21
文件大小:1mb
提供者:
xiaojiandun
xilinx 的rom ip核使用方法
很详细的ISE的ROM IP核的使用方法,一步一步产生及怎么应用。
所属分类:
硬件开发
发布日期:2011-08-29
文件大小:1021kb
提供者:
qulecheng
altera fpga 双口ram ip核的运用
文件是整个工程,包含verilog编写的数据、地址产生模块,包含testbench的测试代码,并用modelsim进行了仿真。方便大家理解双口ram ip核的使用。
所属分类:
其它
发布日期:2012-03-01
文件大小:26mb
提供者:
jeloc3648
CORDIC IP核 使用参考
如题:关于FPGA教程的使用中关于CORDIC IP核的使用参考
所属分类:
专业指导
发布日期:2012-12-21
文件大小:183kb
提供者:
qq515016290
以太网IP核说明书
以太网IP核的使用原理、配置、功能模块介绍,包括IO端口、接口信号说明、工作时序都有详细介绍。
所属分类:
其它
发布日期:2015-05-16
文件大小:620kb
提供者:
happy_lucky568
altera fpga 双口ram ip核的运用
文件是整个工程,包含verilog编写的数据、地址产生模块,包含testbench的测试代码,并用modelsim进行了仿真。方便大家理解双口ram ip核的使用。
所属分类:
其它
发布日期:2015-08-09
文件大小:26mb
提供者:
duanwuqqqqqq
IP核快速入门教程
对于IP核的使用有入门教程作用,可供有意于学习和了解的人员下载参阅。 对于IP核的使用有入门教程作用,可供有意于学习和了解的人员下载参阅。 对于IP核的使用有入门教程作用,可供有意于学习和了解的人员下载参阅。
所属分类:
硬件开发
发布日期:2017-09-20
文件大小:296kb
提供者:
aa471380
PCIe IP使用手册
PCIe IPcore使用手册,IP核的组织,寄存器的分配,功能的描述
所属分类:
互联网
发布日期:2018-05-26
文件大小:4mb
提供者:
zzg207
vivado fir IP核的使用
Vivado fir IP核的使用手册 内容详细,方便查阅.
所属分类:
电信
发布日期:2018-06-08
文件大小:1mb
提供者:
informationstrongman
AURORA核的使用及端口说明.pdf
Aurora IP核是Xilinx公司在Aurora协议和高速串行收发器Rocket基础上研发出来的硬核。该核嵌入在Rocket I/O模块中,提供了简单的用户接口,极大地方便了信号的可操作性。通过IP核用户界面可以改变Rocket I/O中复杂的控制结构。Aurora IP核主要包括本地流控制、用户流控制、用户数据接口、时钟输入与时钟修正模块、高速串行收发模块和状态信息控制模块[7-8] ———————————————— 版权声明:本文为CSDN博主「树桥上多情的kevin」的原创文章,遵
所属分类:
硬件开发
发布日期:2019-09-04
文件大小:3mb
提供者:
weixin_40839223
基于SOPC的通用TFT-LCD控制器IP核设计
在嵌入式系统中,IP核的使用已成为SoPC系统的重要组成部分,针对现有LCD控制器型号之间兼容性差的缺陷,提出了一种基于SoPC Builder工具的参数化TFT-LCD控制器IP核的设计方法。用硬件描述语言进行通用TFT-LCD控制器的功能描述,将设计的控制器以IP核的形式添加到SoPC Builder中去,供SoPC系统设计使用。进行设计验证,结果表明,该方法具有很好的通用性。
所属分类:
其它
发布日期:2020-07-11
文件大小:337kb
提供者:
weixin_38607479
FPGA之altera浮点IP核的仿真使用
近期的项 目要使用到整型数据转浮点型数据,将16位的整数转换为单精度浮点数(32bit)。Quartus II软件中也给我们免费提供了专用的浮点转换IP,因此就直接使用该IP核来进行设计。
所属分类:
其它
发布日期:2020-07-18
文件大小:62kb
提供者:
weixin_38500117
基于IP核的FPGA 设计方法
随着集成电路制造技术迅速向亚微米发展, 产生了系统级集成的新概念, 为缩短系统级芯片的设计时间, 重复利用已有的设计, 核基设计方法被广泛采用。本文介绍了核的分类及核基FPGA 的设计流程, 讨论了软核的设计思路和使用特点, 并给出了设计实例。
所属分类:
其它
发布日期:2020-10-23
文件大小:265kb
提供者:
weixin_38540782
模拟技术中的微投影系统中SPI IP核的应用
摘要:介绍了SPI总线控制器IP核的硬件结构与应用方法,并着重介绍了该IP核在微投影系统中的使用,以完成微显示芯片的初始化。实验表明,该SPI总线接口使用灵活,便于移植,并且稳定可靠。 引言 SPI总线系统是一种同步串行外设接口,它可以使MCU与各种外围设备以串行方式进行通信以交换信息。外围设置FLASHRAM、网络控制器、LCD显示驱动器、A/D转换器和MCU等。SPI总线系统可直接与各个厂家生产的多种标准外围器件直接接口,该接口一般使用4条线:串行时钟线(SCLK)、主机输入/从机输
所属分类:
其它
发布日期:2020-10-22
文件大小:336kb
提供者:
weixin_38639089
基于SoPC的SD卡控制器IP核的设计
针对目前在嵌入式平台中使用SD卡控制器专用芯片价格昂贵、软件模拟SPI时序控制读写速度较慢的问题,提出了一种基于SoPC技术的SD卡控制器IP核设计的架构方案。采用VHDL语言设计SD卡控制器IP核,利用自定义模块技术将其添加到SoPC中,利用Nios II IDE编写SD卡的基础读写驱动软件并移植μC/FS文件系统,实现对SD卡的文件操作。该设计具有使用方便、集成度高、数据传输可靠、文件格式通用等特点,在基于SoPC架构的多用途无线防盗监控系统中得到良好的应用。
所属分类:
其它
发布日期:2020-10-22
文件大小:228kb
提供者:
weixin_38604951
嵌入式系统/ARM技术中的USB2.0主机控制器IP核的设计
摘要 :为了摆脱对USB2.0 主机控制器ASIC 芯片的依赖,提高产品集成度,本文设计了针对全速和高速USB 海量存储设备的USB2.0 主机控制器IP 核。首先介绍USB2.0 主机控制器IP核中主要涉及的USB2.0 通信协议以及与物理层芯片接口的ULPI 接口规范协议,并依据协议规范,利用VHDL 硬件描述语言完成USB2.0 主机控制器IP 核的ULPI 接口模块以及USB2.0通信协议模块的设计。使用Xilinx 公司的ISE Simulator 工具进行波形仿真,并在XilinxX
所属分类:
其它
发布日期:2020-10-22
文件大小:449kb
提供者:
weixin_38635682
一种基于PCI IP核的码流接收卡的设计
本系统采用FPGA加PCI IP核的模式实现对高速、大容量DVB传输流的实时传输,实现了系统设计的目标。选择PCI总线可以保证在足够的带宽下进行数据传输。FPGA的应用易于在线升级电路,扩充平台的功能。IP核的使用使硬件电路更为简洁、可靠。经过验证,本文设计的系统可以很好地实现DVB-ASI信号的接收功能,同时,也可以作为其它DVB-ASI应用的基础平台,有着良好的应用前景。
所属分类:
其它
发布日期:2020-10-22
文件大小:217kb
提供者:
weixin_38746738
一种基于PCI IP核的码流接收卡
本系统采用FPGA加PCI IP核的模式实现对高速、大容量DVB传输流的实时传输,实现了系统设计的目标。选择PCI总线可以保证在足够的带宽下进行数据传输。FPGA的应用易于在线升级电路,扩充平台的功能。IP核的使用使硬件电路更为简洁、可靠。经过验证,本文设计的系统可以很好地实现DVB-ASI信号的接收功能,同时,也可以作为其它DVB-ASI应用的基础平台,有着良好的应用前景。
所属分类:
其它
发布日期:2020-10-21
文件大小:184kb
提供者:
weixin_38717156
VIVADO 的8点FFT的实现(VHDL语言/FFT、ROM、时钟等IP核的使用)
此资源为VIVADO的工程文件,语言使用的是VHDL语言,其中包括FFT IP核的使用,ROM的IP核使用,时钟IP核的使用。实现了8定点的FFT功能。
所属分类:
硬件开发
发布日期:2020-12-03
文件大小:123mb
提供者:
qq_40447077
«
1
2
3
4
5
6
7
8
9
10
...
27
»