您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于IP核的FIR滤波器在数字正交变换中的应用

  2. 基于IP核的FIR滤波器在数字正交变换中的应用
  3. 所属分类:其它

    • 发布日期:2010-04-19
    • 文件大小:229kb
    • 提供者:mhf_0811
  1. IP核的应用 Xilinx IP Core的使用

  2. IP Core就是预先设计好、经过严格测试和优化过的电路功能模块,如乘法器、FIR滤波器、PCI接口等,并且一般采用参数可配置的结构,方便用户根据实际情况来调用这些模块。随着FPGA规模的增加,使用IP core完成设计成为发展趋势。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-21
    • 文件大小:621kb
    • 提供者:mhf_0811
  1. 基于IP核的PCI接口FPGA设计实现

  2. 采用IP核的设计方法,将外设组件互连标准(PCI)总线接口与具体功能应用集成在一个FPGA上芯片, 提高了系统的集成度。在对PCI IP核进行概述的基础上,介绍了IP核的设计方法,实现了PCI总线接口,并设计DMA 控制器解决了接口和主机间的数据传输瓶颈问题,最后说明了驱动程序的设计方法。通过在PCI机箱的实验测试,设计在功能和时序上均符合PCI技术规范,而且硬件工作稳定可靠,达到预期目标。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:98kb
    • 提供者:weixin_38705762
  1. MCS51单片机串行口IP核的实现

  2. 本文中先容的串行口控制器是一种功能和通讯协议与MCS-51系列单片机的串行口相兼容,性能有大幅进步的数据通讯部件,其往往于低速低本钱的微机与下位机的通讯中,并答应在串行链路上进行全双工的通讯。通过IP核重用技术,可广泛应用在各种soc、嵌进式微处理芯片的设计以及产业应用中。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:196kb
    • 提供者:weixin_38740328
  1. MC8051单片机IP核的FPGA实现与应用

  2.  本文在分析了MC805lIP Core的结构原理,设计层次,内核各组成模块及参数设置的基础上,详细论述了MC8051 IP核的FPGA实现与应用的实际设计步骤。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:941kb
    • 提供者:weixin_38604653
  1. 基于SOPC的视频编解码IP核的设计

  2. 本文设计了基于SOPC的视频编解码控制器IP核,根据自顶向下的设计思想,将IP核进行层次功能划分,并对IP核的仿真验证,实现了视频信号的采集,分配,存储以及色度空间的转换。本IP核具有很好的移植性,可以方便的应用到以Nios II为核心的各种需要视频编解码控制器功能的嵌入式中。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:248kb
    • 提供者:weixin_38581777
  1. 模拟技术中的微投影系统中SPI IP核的应用

  2. 摘要:介绍了SPI总线控制器IP核的硬件结构与应用方法,并着重介绍了该IP核在微投影系统中的使用,以完成微显示芯片的初始化。实验表明,该SPI总线接口使用灵活,便于移植,并且稳定可靠。   引言   SPI总线系统是一种同步串行外设接口,它可以使MCU与各种外围设备以串行方式进行通信以交换信息。外围设置FLASHRAM、网络控制器、LCD显示驱动器、A/D转换器和MCU等。SPI总线系统可直接与各个厂家生产的多种标准外围器件直接接口,该接口一般使用4条线:串行时钟线(SCLK)、主机输入/从机输
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:336kb
    • 提供者:weixin_38639089
  1. JPEG解码器IP核的设计与实现

  2. 介绍了基于静止图像压缩标准JPEG解码器IP核的设计与实现。设计采用适于硬件实现的IDCT算法结构,通过增加运算并行度和流水线技术相结合的方法以提高处理速度。根据Huffman码流特点,采用新的Huffman并行解码硬件实现结构,用简单的算术运算代替复杂的配对模式,解码速度快,硬件成本低。该IP核可方便地集成到诸如数码相机、手机以及扫描仪等各种应用中。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:248kb
    • 提供者:weixin_38529436
  1. 基于SoPC的SD卡控制器IP核的设计

  2. 针对目前在嵌入式平台中使用SD卡控制器专用芯片价格昂贵、软件模拟SPI时序控制读写速度较慢的问题,提出了一种基于SoPC技术的SD卡控制器IP核设计的架构方案。采用VHDL语言设计SD卡控制器IP核,利用自定义模块技术将其添加到SoPC中,利用Nios II IDE编写SD卡的基础读写驱动软件并移植μC/FS文件系统,实现对SD卡的文件操作。该设计具有使用方便、集成度高、数据传输可靠、文件格式通用等特点,在基于SoPC架构的多用途无线防盗监控系统中得到良好的应用。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:228kb
    • 提供者:weixin_38604951
  1. 一种基于PCI IP核的码流接收卡的设计

  2. 本系统采用FPGA加PCI IP核的模式实现对高速、大容量DVB传输流的实时传输,实现了系统设计的目标。选择PCI总线可以保证在足够的带宽下进行数据传输。FPGA的应用易于在线升级电路,扩充平台的功能。IP核的使用使硬件电路更为简洁、可靠。经过验证,本文设计的系统可以很好地实现DVB-ASI信号的接收功能,同时,也可以作为其它DVB-ASI应用的基础平台,有着良好的应用前景。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:217kb
    • 提供者:weixin_38746738
  1. 一种基于PCI IP核的码流接收卡

  2. 本系统采用FPGA加PCI IP核的模式实现对高速、大容量DVB传输流的实时传输,实现了系统设计的目标。选择PCI总线可以保证在足够的带宽下进行数据传输。FPGA的应用易于在线升级电路,扩充平台的功能。IP核的使用使硬件电路更为简洁、可靠。经过验证,本文设计的系统可以很好地实现DVB-ASI信号的接收功能,同时,也可以作为其它DVB-ASI应用的基础平台,有着良好的应用前景。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:184kb
    • 提供者:weixin_38717156
  1. 基于Q-Coder算术编码器IP核的设计

  2. 基于Q-Coder算术编码器的IP核设计[图],1概述JPEG2000[1,2]是新的静止图像压缩标准,它具有的多种特性使得它有着广泛的应用前景。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:221kb
    • 提供者:weixin_38688380
  1. 基于IP核的数选式浮点矩阵相乘设计

  2. 本文根据数选式矩阵运算特点,结合低阶矩阵运算IP核,采用将IP核嵌入到数选矩阵中,同时添加浮点加法运算的方法,实现浮点矩阵相乘。在节省资源消耗的同时提升了系统性能,并将改进的浮点矩阵运算在FPGA中实现。仿真结果表明该设计可行,具有一定的实际意义和应用前景。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:308kb
    • 提供者:weixin_38590541
  1. 电源技术中的一种新型的LCD驱动电路IP核的总体设计

  2. 导读:本文介绍了LCD的通用驱动电路IP核设计,采用自顶向下的设计方法将其划分为几个主要模块,分别介绍各个模块的功能,用VHDL语言对其进行描述,用FPGA实现并通过了仿真验证。该IP核具有良好的移植性,可驱动不同规模的LCD电路。    引言   LCD因具有工作电压低、功耗小、显示信息量大、寿命长、易集成、方便携带和电磁辐射污染小等优点,在显示技术中异军突起,被广泛应用于手机、PDA产品、手持式仪器仪表等便携式电子产品与设备中。   LCD驱动电路是液晶显示系统的重要组成部分,是一种计
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:133kb
    • 提供者:weixin_38642897
  1. Leon2处理器IP核的结构、技术特点及其软硬件开发过程

  2. 本文介绍了Leon2开源处理核的技术特点、软硬件开发过程、国内外的应用实例。技术特点主要是SPARCV8规范、AMBH2.0总线结构、容错设计方法和VHDL编程风格;对Leon2应用系统的软硬件开发工具和方法进行了介绍;在应用实例中,介绍两种国外的应用和两种国内的应用,其中包括作者正在进行研制的星载图像处理系统。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:242kb
    • 提供者:weixin_38698539
  1. 基于FPGA IP核的FFT实现

  2. 在利用FFT IP核进行FFT算法实现的同时,对仿真结果做了全面分析,由于IP核的可塑性很强,增加了芯片的灵活性。使用Altera FFT的IP Core大大减少了产品的开发时间,Altera还可进一步实现加窗功能,甚至DDC部分(单端信号向I/Q转换)整合到其FFT处理器模块中,能进一层次简化开发的流程,在今后实际工程应用中高效利用。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:333kb
    • 提供者:weixin_38690376
  1. 基于IP核的PCI总线接口设计与实现

  2. 一种在计算机工业测控系统中应用FPGA和软IP核实现PCI总线接口的方法。重点介绍了本地总线读写状态机的设计,3.3V FPGA兼容PCI2.2、5V规范的电气设计及其时序和布线问题,并给出了使用嵌入式逻辑分析仪实际捕获的信号时序。实验证明,该结构的PCI接口测控系统工作稳定可靠。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:106kb
    • 提供者:weixin_38562026
  1. 全功能硬件扫描键盘控制器IP核的实现

  2. 在深入分析扫描键盘工作原理的基础上,给出了一款结构经参数化的全功能硬件扫描键盘控制器的实现方案、参数化方法与仿真结果,并由此阐明了IP核设计的一般步骤。实际应用表明,所实现的IP核经例化后消耗的硬件资源少、使用灵活、工作可靠,可在一定程度上简化大型系统的软硬件开发过程。此外,设计中使用的原则、方法与技巧对同类设计乃至大型设计有较好的参考价值。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:173kb
    • 提供者:weixin_38694343
  1. 基于Avalon-ST接口帧读取IP核的设计和应用

  2. 研究基于Avalon-ST接口帧读取的IP核设计应用,通过Avalon-ST接口将外部存储中不同格式的帧数据转化为视频流输出。根据Avalon总线协议及Avalon-ST视频协议研究设计方案,使用Verilog HDL语言对模块进行硬件设计,并将实现的模块进行测试。结果表明,该IP核与Altera公司提供的Frame Reader模块相比,突破了现有的Frame Reader只支持紧缩格式的局限,使其功能更加完善,并且该IP核占用的资源少,工作频率更高,性能得到了优化,实用性更强。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:213kb
    • 提供者:weixin_38666697
  1. 微投影系统中SPI IP核的应用

  2. 摘要:介绍了SPI总线控制器IP核的硬件结构与应用方法,并着重介绍了该IP核在微投影系统中的使用,以完成微显示芯片的初始化。实验表明,该SPI总线接口使用灵活,便于移植,并且稳定可靠。   引言   SPI总线系统是一种同步串行外设接口,它可以使MCU与各种外围设备以串行方式进行通信以交换信息。外围设置FLASHRAM、网络控制器、LCD显示驱动器、A/D转换器和MCU等。SPI总线系统可直接与各个厂家生产的多种标准外围器件直接接口,该接口一般使用4条线:串行时钟线(SCLK)、主机输入/从机输
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:334kb
    • 提供者:weixin_38509082
« 12 3 4 5 6 7 8 9 10 ... 25 »