您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VHDL:设计表示和综合

  2. 内容提要: 第一章 设计抽象与表示方法 设计挑战,设计表示与硬件描述语言,设计层次与特征,设计流程,系统芯片设计概念,电子设计自动化工具。 第二章 数字逻辑器件基础 常用通用逻辑器件,可编程阵列逻辑,通用阵列逻辑,CPLD,FPGA。 第三章 硬件的VHDL模型 设计实体,设计描述类型,综合与仿真建模,数据对象及其类型,多值逻辑与裁决。 第四章 组合和同步逻辑设计 组合逻辑电路设计,同步逻辑电路设计,LFSR计数器设计,基于FPGA的高速FIFO缓冲器设计。 第五章 控制逻辑有限状态机设计 M
  3. 所属分类:硬件开发

    • 发布日期:2013-09-10
    • 文件大小:19mb
    • 提供者:jingqiang13145
  1. LFSR计数器值计算

  2. LFSR计数器值计算
  3. 所属分类:硬件开发

    • 发布日期:2014-04-28
    • 文件大小:776kb
    • 提供者:dotafengvs
  1. 基于确定模式的伪单跳变测试矢量生成技术

  2. 提出了一种基于确定模式的伪单跳变测试矢量生成方法,它是在折叠计数器确定模式的基础上,采用LFSR编码折叠计数器种子,通过选定的存储折叠距离来控制测试模式,使得产生的测试矢量之间实现伪单跳变。由于是在确定模式基础上进行的研究,没有改变原来的测试矢量,所以故障覆盖率不会改变,却大大降低了测试功耗。这样既保证了高故障覆盖率,又解决了不同种子所生成的测试矢量之间的重叠冗余。研究结果不仅表明该方案具有很好的数据压缩率,而且证明了该方案的有效性。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:310kb
    • 提供者:weixin_38686080
  1. FPGA-LPLIB_ALU:具有算术和逻辑单元(例如加法器,计数器,lfsr,移位器和通用alu块)的VHDL设计存储库-源码

  2. FPGA-LPLIB_ALU 具有算术和逻辑单元(例如加法器,计数器,lfsr,移位器和通用alu模块)的VHDL设计存储库。 目录 hdl/包含用于FPGA设计和测试平台的VHDL源。 list/包含* .lst文件,其中包含要编译的源路径。 用于Aldec Riviera-PRO,HDL模拟器的rundir_riviera/ rundir。 scr ipt_bash/通用bash脚本实用程序。 图书馆 lib.lplib_alu.lst lib.lplib_alu_verif.ls
  3. 所属分类:其它

    • 发布日期:2021-02-08
    • 文件大小:29kb
    • 提供者:weixin_42108054