点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - MAX-FPGA
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
《基于FPGA的QPSK调制解调电路设计与实现》附VHDL程序!
数字调制解调技术在数字通信中占有非常重要的地位,数字通信技术与FPGA的结合是现代通信系统发展的一个必然趋势。文中介绍了QPSK调制解调的原理,并基于FPGA实现QPSK调制解调电路。MAX+PLUSII环境下的仿真结果表明了该设计的正确性。
所属分类:
硬件开发
发布日期:2009-08-11
文件大小:176kb
提供者:
xiaoming8253
MAX+plus2 使用练习
MAX+plus2可以帮助你学习FPGA,用于程序调试,是必不可少的好工具
所属分类:
硬件开发
发布日期:2009-10-09
文件大小:2mb
提供者:
ldf9267
基于单片机与FPGA的实用信号源的设计
本科论文。本设计的目的在于设计出一个具有实用价值的、性能较高的信号源。该信号源输出信号精度高,稳定性好,可实现数控调频、调相和波形选择。选用Altera公司的EPF1OK10LC84芯片作为数字处理主芯片、 Atmel公司的AT89C51单片机作为控制芯片,采用直接数字频率合成技术开发了一种新的实用信号源。利用MAX+plus II 10.0并结合VHDL语言设计FPGA,利用Wave 6000并结合汇编语言设计MCU。经模拟仿真达到了预期的性能要求。证明采用软硬结合,利用DDS技术设计信号源
所属分类:
硬件开发
发布日期:2009-11-30
文件大小:518kb
提供者:
zjj77520
基于单片机与FPGA的实用信号源的设计
要程序的可以留言给我,把邮箱发给我,这是我们老师的论文,参考价值很大。 本设计的目的在于设计出一个具有实用价值的、性能较高的信号源。该信号源输出信号精度高,稳定性好,可实现数控调频、调相和波形选择。选用Altera公司的EPF1OK10LC84芯片作为数字处理主芯片、 Atmel公司的AT89C51单片机作为控制芯片,采用直接数字频率合成技术开发了一种新的实用信号源。利用MAX+plus II 10.0并结合VHDL语言设计FPGA,利用Wave 6000并结合汇编语言设计MCU。经模拟仿真达
所属分类:
硬件开发
发布日期:2009-12-01
文件大小:10mb
提供者:
zjj77520
基于FPGA数字信号处理的实现
首先详细阐述了数字信号处理的理论基础,重点讨论了傅立叶变换算法原理,由于快速傅立叶变换算法在实际中得到了广泛的应用,本文给出了基-2 FFT原理、讨论了按时间抽取FFT算法的特点。本论文对硬件描述语言的描述方法和风格做了一定的探讨,介绍了硬件描述语言的开发环境MAX+PLUSII。
所属分类:
其它
发布日期:2009-12-01
文件大小:448kb
提供者:
dkfeng2006
使用CPU+FLASH+MAX II CPLD远程配置Cyclone FPGA实现方案及代码
现在越来越多的系统尤其是通信系统需要支持远程升级功能,同样对FPGA也要求能实现远程配置,如CPU+FLASH,CPU+FLASH+CPLD等多种方式实现,本文仅仅以CPU+FLASH+CPLD方式远程配置Altera的Cyclone系列FPGA为例说
所属分类:
Flash
发布日期:2010-01-19
文件大小:145kb
提供者:
kmisslove
MAX II的安全保密性能
Altera的MAX II系列CPLD器件具有较好的保密性能,其主要原因是器件本身基于FLASH工艺。而且用户编程时选择安全位后不能把下载文件读出,除非用户选择重新对CPLD编程。把原来的编程文件即被破坏。
所属分类:
硬件开发
发布日期:2010-01-20
文件大小:199kb
提供者:
kmisslove
FPGA/VHDL快速工程实践入门与提高
FPGA/VHDL技术是近年来计算机与电子技术领域的又一场革命。本书以Altera公司的FPGA/CPLD为主详细介绍了FPGA的相关知识、MAX+PLUS Ⅱ开发环境和VHDL语言基础,并以交通灯逻辑控制、电子钟与LED显示、LCD液晶显示及计算机ISA接口和PCI接口的设计等为例,由浅入深地详述了如何应用FPGA/VHDL进行电子设计。书中的大多数电路图和源程序已经过实例验证,读者可以直接应用于自己的设计。本书的特点是强调实用性和先进性,力求通俗易懂。 本书适合于计算机、电子、控制及信息等
所属分类:
硬件开发
发布日期:2010-03-10
文件大小:3mb
提供者:
dljaye
fpga/cpld入门教程附例子
第一章 FPGA/CPLD概述 第二章 ALTERA可编程逻辑器件 第三章 HS102型FPGA/CPLD实验板 第四章 Max+plusII10.2的使用 第五章 Quartus4.2软件的使用 第六章 HS101型FPGA/CPLD实验板设计实例
所属分类:
硬件开发
发布日期:2010-03-15
文件大小:5mb
提供者:
yyl81
MAX+PLUS 教程 详细 英文
Max+plusⅡ是Altera公司提供的FPGA/CPLD开发集成环境,Altera是世界上最大可编程逻辑器件的供应商之一。Max+plusⅡ界面友好,使用便捷,被誉为业界最易用易学的EDA软件。在Max+plusⅡ上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,是设计者能方便地进行设计输入、快速处理和器件编程。
所属分类:
嵌入式
发布日期:2010-03-23
文件大小:4mb
提供者:
yumi1117
CPLD/FPGA 设计实例手册
本手册以目前使用频率和资料最多的ALTERA公司的软件MAX+plusII和芯片EPM7128SLC84-15为例子来讲述一个完整的CPLD/FPGA设计的全过程。 本手册的设计例子
所属分类:
硬件开发
发布日期:2010-04-04
文件大小:2mb
提供者:
bankai99
第二章MAX+Plus II应用简介
第二章MAX+Plus II应用简介,适合FPGA初学者学习使用
所属分类:
硬件开发
发布日期:2010-06-14
文件大小:194kb
提供者:
mjx91282041
FPGA的函数信号发生器
应用EDA技术完成一个电子产品的设计, 以 FPGA芯片中集成一个在电子生产或检测中通常用到波形发生器。在MAX+PLUSⅡ软件开发平台,输入原理图或硬件描述语言HDL完成的设计文件,系统将自动地完成逻辑编译、综合、仿真、目标芯片的适配编译、下载等的工作。设计的工作是利用编程的方式来进行对系统的功能的描述,在EDA工具的帮助下,应用相应的可编程器件,实现设计的最终结果。使常用到的波形发生器微型化,设计简单化,使用简单化。
所属分类:
嵌入式
发布日期:2010-07-11
文件大小:171kb
提供者:
jinyu1201
基于FPGA四路抢答器的设计
现场可编程门阵列(简称FPGA)是20世纪80年代中期出现的高密度可编程逻辑器件,采用SRAM开关元件的FPGA是易失性的,每次重新加电, FPGA都要重新装入配置数据。本文针对学生电子技术综合实验的要求,利用EDA技术中的Max + plusⅡ作为开发工具,设计了一款基于FPGA的智力竞赛抢答器。
所属分类:
硬件开发
发布日期:2010-07-11
文件大小:2mb
提供者:
saddam119
FPGA与VHDL快速工程实践从入门到提高
第一章介绍 了 FPGA/VHDL的一些常识性知识,第二章叙述了 VHDL语言的 基本知识 ,第三章介绍了 MAX+PLUS2集成开发软件的用法,第四章以FPGA的几个典型应用 较为详细的介绍了FPGA/VHDL的软硬件应用,第五章介绍了 FPGA/VHDL相对高级的应用——PCI/ISA总线接口。对于想快速应用FPGA技术的,可以跳过VHDL编程基础(第2章),不过建议你学一下VHDL,不然FPGA白学了。
所属分类:
硬件开发
发布日期:2010-07-17
文件大小:3mb
提供者:
fangyang1991
FPGA-CPLD芯片设置方法
谢谢你选择LYC EDA 开发板—学习板 FPGA-CPLD 芯片设置方法 1 打开Quartus II 软件。Assignments->Devices 如下图: 谢谢你选择LYC EDA 开发板—学习板 2 出现下面的对话框,在Family 选择器件(是那个家簇的), EPM240 属于MAX II 家簇;如我们这里选择的是Cyclone II : 谢谢你选择LYC EDA 开发板—学习板 3 如下图: 选择芯片的封装. 谢谢你选择LYC EDA 开发板—学习板 4 选择芯片的管脚数目
所属分类:
嵌入式
发布日期:2010-08-13
文件大小:974kb
提供者:
fym891116
自适应算术编码的FPGA实现
摘要: 在简单介绍算术编码和自适应算术编码的基础上, 介绍了利用 FPGA 器件并通过 VHDL 语言描述实现自适应算术编码的过程。整个编码系统在 LTERA 公司的 MAX+plus Ⅱ 软件上进 行了编译仿真,测试结果表明:编码器各个模块的设计在速度和资源利用两方面均达到了较 优的状态,可以满足实时编码的要求。
所属分类:
硬件开发
发布日期:2011-03-01
文件大小:115kb
提供者:
luno1
很好的FPGA资料大全
EDA技术实验指导; FPGA应用方法; MAX+PLUSII软件操作实习; 可编程控制器实验指导书; 可编程控制器原理与应用; 几个FPGA实验。
所属分类:
硬件开发
发布日期:2011-03-26
文件大小:5mb
提供者:
deng578315235
一种改进Turbo 码译码器的FPGA设计与实现
一种基于MAX- Log- MAP 算法的更有效减小译码延时的方法, 通过并行计算前向状态度量和后向状态度量, 将半次迭代译码延时缩短一半, 而译码性能没有损失, 同时也减小了硬件实现中的时序控制复杂度
所属分类:
其它
发布日期:2011-04-11
文件大小:230kb
提供者:
sandyliaoxi
Odyssey MAX 10 FPGA and BLE Sensor Kit user guide 用户指南中英文文版
Odyssey MAX 10 FPGA and BLE Sensor Kit user guide中文、英文版(机器翻译整理,仅供参考)
所属分类:
硬件开发
发布日期:2016-10-08
文件大小:6mb
提供者:
u011146692
«
1
2
3
4
5
6
7
8
9
10
»