您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Altera NIOSⅡ简明教程

  2. Nios II 是一个用户可配置的通用RISC的嵌入式处理器,Altera推出的Nios II系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能,把 Nios II嵌入到Altera的所有FPGA中,例如StratixII、Stratix、 CycloneII,Cyclone、APEX,ACEX和HardCopy系列器件中,用户可以获得超过200 DMIPS的性能,用户可以从三种处理器以及超过60个的IP核中选择所需要的, Nios II系统为用户提供了最基本的多功能性,设计师可以
  3. 所属分类:iOS

    • 发布日期:2009-09-01
    • 文件大小:2mb
    • 提供者:shatter_sky
  1. 基于Nios II的定时中断器的应用

  2. 基于Nios II的定时中断器的应用,学习sopc的好东西。讲授在cyclone上建立一个单片机系统,并进行应用程序开发
  3. 所属分类:iOS

    • 发布日期:2009-09-06
    • 文件大小:1mb
    • 提供者:yxy2000yxy
  1. 基于sopc的uart通信

  2. 本设计是基于sopc的uart通信,器件位cyclone ii的ep2c8q208c8,是调通的完整的工程文件
  3. 所属分类:C

    • 发布日期:2009-11-01
    • 文件大小:7mb
    • 提供者:suifeng654456
  1. 基于NiosⅡ软核的LED显示屏控制系统

  2. 目前的 LED显示屏控制系统普遍采用单片机+FPGA 的组合形式来实现,此种设计 不便于产品升级和技术更新 NiosⅡ软核的设计 思想,将硬件设计软件化,主要功能集中在一片 FPGA 上来实现,在 SOPC Builder内根据 需要来配置 CPU,设计非常灵活,免去了修改硬件电路的麻烦,从而缩短了开发周期,降 低了成本。本系统主要由显示屏、控制 PC上位机组成,控制板主芯片采用 Altera公司 Cyclone 系列的 EP1C6Q240C8 芯片,图文数据由上位机通过串口发送给控制板,经处
  3. 所属分类:硬件开发

    • 发布日期:2009-11-09
    • 文件大小:279kb
    • 提供者:maybeonce
  1. Nios II 经典教程 【Word版】

  2. Nios II 是一个用户可配置的通用RISC的嵌入式处理器,Altera推出的Nios II系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能,把Nios II嵌入到Altera的所有FPGA中,例如StratixII、Stratix、CycloneII,Cyclone、APEX,ACEX和HardCopy系列器件中,用户可以获得超过200 DMIPS的性能,用户可以从三种处理器以及超过60个的IP核中选择所需要的,Nios II系统为用户提供了最基本的多功能性,设计师可以以此来
  3. 所属分类:iOS

    • 发布日期:2010-01-10
    • 文件大小:17mb
    • 提供者:tanhaijun2007
  1. 基于FPGA的步进电机正弦波细分驱动器设计

  2. 本设计应用Altera 公司的Cyclone II系列的FPGA(现场可编程门阵列)实现了对步进电机正弦波可变细分控制,并在FPGA中进行了具体验证和实现。该方案综合运用了电流跟踪型SPWM技术、PI调节、片上可编程系统SOPC技术、EDA技术等。步进电机控制系统用FPGA实现了Nios II软核处理器与硬件逻辑电路集于一体,发挥了处理器的灵活性和数字逻辑电路高速性,有效地解决了步距角的高细分问题,细分数最高达4096,而且细分数可自动调节。实验表明高细分大大提高了步进电机的控制精度,降低了电
  3. 所属分类:硬件开发

    • 发布日期:2010-06-17
    • 文件大小:209kb
    • 提供者:hhzzhh0502
  1. FPGA和Nios软核的语音识别系统

  2. :嵌入式语音识别的应用还是比较少,主要还是通过DSP 实现,而且准确率还不是太高。提出一种基于FPGA 和NiosII 软核 处理器的嵌入式语音识别系统的设计方案。系统以EP2C35 Cyclone II 芯片和NiosII 处理器为基础,采用软硬件结合的设计方式, 共同完成语音识别的设计。系统结合改进的端点检测方法,提取线性预测倒谱系数(LPCC)的音频信号特征,采用IP 核硬件实现动 态时间规整(DTW)的识别算法,能达到较高的识别准确率。
  3. 所属分类:硬件开发

    • 发布日期:2010-08-24
    • 文件大小:491kb
    • 提供者:hujorpen
  1. CIII之NIOS开发详解

  2. 本套教程是北京爱泰益科出品的FPGA开发板的配套教程。本文档详细的介绍了在ALTERA的CYCLONE III家族的EP3C10E144上如何运用NIOS II技术。本文档图文并茂,特别适合NIOS II的初学者阅读。本文档以我司出品的基于EP3C10E144的FPAG开发板为平台,希望能抛砖引玉,使读者通过本阅读能够到达“举一反三”之功效。
  3. 所属分类:嵌入式

    • 发布日期:2011-03-30
    • 文件大小:4mb
    • 提供者:baileyking
  1. 基于NIOS的ili9320芯片驱动测试代码

  2. 基于NIOS的ili9320驱动屏的代码以及测试,大牛编写的,很靠谱!
  3. 所属分类:C++

    • 发布日期:2012-03-13
    • 文件大小:3kb
    • 提供者:taylorsun
  1. DE0-NANO手册

  2. Altera最便宜的原厂开发板资料,包括硬件组成,system builder工具的使用,基本设计流程,NIOS II设计流程等
  3. 所属分类:硬件开发

    • 发布日期:2013-07-24
    • 文件大小:8mb
    • 提供者:u010882971
  1. NIOS那些事儿(CYCLONE IV)

  2. 一份学习NIOS不错的资料,有很强的使用价值.pdf
  3. 所属分类:C

    • 发布日期:2016-01-08
    • 文件大小:3mb
    • 提供者:dlk254566110
  1. CIII之NIOS开发详解_v1.0

  2. 本套教程是北京爱泰益科出品的FPGA开发板的配套教程。本文档详细的介绍了在ALTERA的CYCLONE III家族的EP3C10E144上如何运用NIOS II技术。本文档图文并茂,特别适合NIOS II的初学者阅读。本文档以我司出品的基于EP3C10E144的FPAG开发板为平台,希望能抛砖引玉,使读者通过本阅读能够到达“举一反三”之功效。
  3. 所属分类:硬件开发

    • 发布日期:2017-04-26
    • 文件大小:4mb
    • 提供者:u014391810
  1. NIosII软处理器快速入门一.pdf

  2. Altera推出的Nios? II 系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能, 把Nios II嵌入到Altera的所有FPGA中,例如StratixII、Stratix、CycloneII,Cyclone、APEX,ACEX和 HardCopy系列器件中,用户可以获得超过200 DMIPS的性能,用户可以从三种处理器以及超过60个的IP 核中选择所需要的,Nios II系统为用户提供了最基本的多功能性,设计师可以以此来创建一个最适合他 们需求的嵌入式系统。
  3. 所属分类:iOS

    • 发布日期:2008-12-26
    • 文件大小:129kb
    • 提供者:victorot
  1. NiosII 快速入门(生成一个可调试的nios 最小系统)

  2. Altera 正式推出了Nios II系列32位RISC嵌入式处理器。Nios II系列软核处理器是Altera的第二代FPGA嵌入式处理器,其性能超过200DMIPS,在Altera FPGA中实现仅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II处理器,以后推出的FPGA器件也将支持Nios II。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:509kb
    • 提供者:weixin_38740397
  1. Nios系统基础上的UItra DMA数据传输模式

  2. 本系统使用Nios嵌入式系统在单芯片内实现了数据处理、存储访问、数据模式转换等多个功能。采用Altera公司提供的Quartus II 和 SOPC Builder开发工具可以在完成接口功能设计后,快速进行系统的集成设计和系统仿真,最终可以在Altera提供的Cyclone系列芯片上实现整个系统设计。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:650kb
    • 提供者:weixin_38731979
  1. 基于NiosⅡ的嵌入式高速逻辑分析仪

  2. 本设计通过在 Cyclone芯片中嵌入软 CPU、数字 PLL、FIFO和 UART,实现了单片式 8路高速数字信号分析仪。可用键盘改变采样速率,满足对不同速率的数字信号进行采样;用点阵式 LCD显示所采集的 8路数字信号;也可通过串口将采集的数据传输到 PC机进行存储、处理和显示。本设计的时钟频率昀高可 250MHz(CycloneⅡ芯片所支持的昀高工作频率),从而可以对 8路波特率为 50Mbs的数字信号进行采集与显示。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:238kb
    • 提供者:weixin_38721398
  1. 基于Nios的DDS高精度信号源实现

  2. 该设计利用Ahera公司的Cyclone FPGA,借助Nios软核设计的信号产生器,采用两级DDS串联.提高了信号的精度,另外提出了提高精度的动态分频法。针对实际需求,采用双口ROM方便的实现了多路不同相位信号的输出 另外介绍了Matlab与Quartus的接口程序的编写,借助Matlab强大的计算能力和画图功能,为我们的设计带来了极大的方便。实验结果表明该设计是行之有效的,具有很大的实用性。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:163kb
    • 提供者:weixin_38570278
  1. 工业电子中的基于NiosⅡ的学业习型遥控器设计

  2. 摘要:以Altera FPGA系列Cyclone EPlC12Q240C8器件为载体,通过SoPC 技术构建嵌入式软核Nios II 处理器平台,运用Verilog HDL硬件插遮语言设计等精度测量载波频IP核、红外信号解调IP 核、红外编码脉宽测量IP核和红外发送调制逻辑电路,以实现载波的精确测量、红外信号解调、脉宽侧量和调制功能,并给出了外围硬件电路和软件设计方案。实验表明,该遥控器解决了单片机困时钟频率低而无法对载波频率进行测量的瓶颈,实现对任何一款普通遥控器的按键编码学习,真正完成了学习
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:333kb
    • 提供者:weixin_38687277
  1. 嵌入式系统/ARM技术中的Altera发布新的Cyclone

  2. ALTERA公司日前宣布开始提供新的Cyclone III版Nios II嵌入式评估套件。Nios II评估套件是功能丰富的低成本平台,为嵌入式设计人员提供快捷简单的实践方式来评估Nios II处理器、SOPC Builder系统设计软件及其定制应用软件。       在独特的树脂玻璃箱中,Nios II评估套件含有一块Cyclone III入门电路板和触摸屏LCD,通过屏幕触摸,支持开发人员启动网络和音频图像处理等实例应用软件。对于刚开始FPGA处理器设计的软件开发人员,它还是理想的开发平台。
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:43kb
    • 提供者:weixin_38711778
  1. 基于NiosⅡ的学业习型遥控器设计

  2. 摘要:以Altera FPGA系列Cyclone EPlC12Q240C8器件为载体,通过SoPC 技术构建嵌入式软核Nios II 处理器平台,运用Verilog HDL硬件插遮语言设计等精度测量载波频IP核、红外信号解调IP 核、红外编码脉宽测量IP核和红外发送调制逻辑电路,以实现载波的测量、红外信号解调、脉宽侧量和调制功能,并给出了外围硬件电路和软件设计方案。实验表明,该遥控器解决了单片机困时钟频率低而无法对载波频率进行测量的瓶颈,实现对任何一款普通遥控器的按键编码学习,真正完成了学习型遥
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:501kb
    • 提供者:weixin_38736652
« 12 3 4 »