PCI IP核及PCI接口芯片设计技术的研究 本文研究的从P C I I F软核、从P C I 内侧协议与P V C I 标准外设总线的接口 综合技术通过了F P G A ( F i e l d P r o g r a m m a b l e G a t e A r r a y s )功能验证。本文研究 的 P C I接口 A D总线再复用模型、P C I接口信息安全芯片通过了 A S I C ( A p p l i c a t i o n S p e c i f i c I n t e g
USB2.0IP核的主控制器设计 本课题是国家8 6 3 计划“ 超大规模集成电路设计” 专项基金资助的, 本论文 属于该课题的一部分。 本研究工作中的U S B 2 . 0 接口I P 核主要实现以下功能: 》 与高速U S B 2 . 0 规范兼容,并可使设备能向下兼容U S B 1 . 1 产品; 》 与U S B 2 . 0 U T M I ( T r a n s c e i v e r M a c r o c e l l I n t e r f a c e )接口规范兼容, 适应U
FPGA能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护 升级成本,广泛地应用在电子系统中。随着集成电路向着片上系统 ( S o c)的发 展,需要设计出FPGA I P核用于Soc芯片的设计。 本论文的工作围绕FPGA I P核的设计进行,在F PGA结构设计优化和F PGA I P接口方案设计两方面进行了研究。设计改进了适用于数据通路的FPGA新结 构一 — FDP。设计改进了可编程逻辑单元 ( LC) ;对可编程连线作为 “2层2类” 的层次结构进行组织,进行了改进并