您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式系统/ARM技术中的PIE中断向量的分配

  2. PIE支持的96个中断,每个中断都有自己的中断向量存放在RAM中,构成整个系统的中断向量表,如表所列,用户可以根据需要适当地对中断向量表进行调整。在响应中断时,CPU将自动地从中断向量表中获取相应的中断向量。CPU获取中断向量和保存重要的寄存器需要花费9个CPU时钟周期,因此CPU能够快速地响应中断。此外,中断的极性可以通过硬件和软件进行控制,每个中断也可以在PIE模块内控制中断的使能或禁止。   显然,这种复用中断模式在使用中断过程中多个中断源共用一条中断线,每条中断线连接的中断向量都在
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:128kb
    • 提供者:weixin_38562329
  1. PIE/CPU中断响应过程

  2. A、开始; B、PIEIFRx.y = 1 ?是,转到C,否则等待; C、PIEIERx.y = 1 ?是,转到D,否则等待; D、PIEACKx = 0 ?是,转到E,否则等待; E、中断请求发送到CPU; F、IFRx位置1; G、IERx = 1 ?是,转到H,否则等待; H、INTM = 0 ?是,转到I,否则等待; I、CPU响应,进入中断服务子程序前,DSP硬件自动将IFRx清0,然后将CPU内一些关键寄存器如:ST0、ST1及IER等的内容压到堆栈保存起来,随后硬件自动将IERx清
  3. 所属分类:其它

    • 发布日期:2021-01-06
    • 文件大小:332kb
    • 提供者:weixin_38657848