您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ABEL PLD补充 ABEL PLD补充 ABEL PLD补充

  2. ABEL PLD补充 ABEL PLD补充 ABEL PLD补充
  3. 所属分类:系统安全

    • 发布日期:2011-01-15
    • 文件大小:114kb
    • 提供者:Augusdi
  1. gal教程及protues仿真

  2. D:\gal\up 的目录 2011-04-30 05:35 . 2011-04-30 05:35 .. 2011-04-29 00:12 73,233 16v.DSN 2001-07-21 21:54 184,514 PLD编程笔记.pdf 2011-04-28 22:20 751,010 gal16v8.pdf 2001-07-21 21:53 116,814 PLD补充.pdf 2011-04-28 22:35 321,024 PLD器件基础及开发系统介绍.ppt 2011-04-2
  3. 所属分类:其它

    • 发布日期:2011-04-30
    • 文件大小:7mb
    • 提供者:syond
  1. verilog语言讲解与练习

  2. 第10章,设计练习进阶 关于abel pld编程笔记的补充
  3. 所属分类:专业指导

    • 发布日期:2009-03-03
    • 文件大小:360kb
    • 提供者:gadflycq
  1. PID控制算法的C语言实现(完整版).pdf

  2. 最近两天在考虑一般控制算法的C语言实现问题,发现网络上尚没有一套完整的比较体系的讲解。于是总结了几天,整理一套思路分享给大家。在工业应用中PID及其衍生算法是应用最广泛的算法之一,是当之无愧的万能算法,如果能够熟练掌握PID算法的设计与实现过程,对于一般的研发人员来讲,应该是足够应对一般研发问题了,而难能可贵的是,在我所接触的控制算法当中,PID控制算法又是最简单,最能体现反馈思想的控制算法,可谓经典中的经典。经典的未必是复杂的,经典的东西常常是简单的,而且是最简单的,想想牛顿的力学三大定律吧,
  3. 所属分类:C

    • 发布日期:2019-10-31
    • 文件大小:397kb
    • 提供者:u010093030
  1. EDA/PLD中的Visual Studio 2010中的C++ IDE增强

  2. 如果说对C++新标准的支持为Visual C++的发展奠定了坚实的基础,那么,她在IDE方面的增强,则会让她更加光彩照人。   很多Visual C++程序员都爱吃西红柿(Visual Assist)。为什么?因为它可以补偿VC(Visual C++)。虽然Visual C++在C++库,编译器,MFC等方面非常强大,但是她的IDE一直受到C++程序员的诟病。特别是进入 Visual Studio 2000之后,Visual C++的IDE并没有大的改变,但是效率却越来越低下,使得程序员们不得
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:151kb
    • 提供者:weixin_38698927
  1. EDA/PLD中的一种具有较大围长的正则LDPC码构造方法

  2. 1962年Gallager提出低密度校验(Low DensityParity Check,LDPC)码,后来Tanner对它进行了很有价值的补充,直到1995年又被Mackey重新提出。如果采用和积迭代译码算法,LDPC码具有非常接近香农限的性能。如果在LDPC码的Tanner图中存在环,在迭代译码的过程中错误信息将会膨胀,对于LDPC的译码性能相当有害,尤其是较短环的存在,所产生的危害尤为严重。所以,在构造LDPC的过程当中,要尽量避免短环的出现。为了尽量减小Tanner图中环的存在对相应LD
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:231kb
    • 提供者:weixin_38719564
  1. EDA/PLD中的LabVIEW 8.2的内插与外推子选板

  2. 插值是在离散数据之间补充一些数据,使这组离散数据能够符合某个连续函数。插值是计算数学中最基本和最常用的手段,是函数逼近理论中的重要方法。利用它可通过函数在有限个点处的取值状况,估算该函数在别处的值,即通过有限的数据,得出完整的数学描述。  曲线插值位于函数选板的“数学→内插与外推”,如图所示。   如图 内插与外推子选板   如表详细列出了曲线插值子选板中函数和VI节点的图标、接线端、名称和功能。  如表 内插与外推子选板节点     来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:504kb
    • 提供者:weixin_38531788
  1. EDA/PLD中的赛灵思推出低功耗FPGA和CPLD解决方案

  2. 针对可编程器件设计中越来越严重的功率问题,为了满足客户不断增长的对电源管理的迫切需求,赛灵思公司展开了功率创新活动。该公司的所有开发计划都将电源管理作为设计准则来加以考虑,为客户提供全方位的电源解决方案,包括器件产品、设计工具和咨询服务等,力求保持低功耗技术的领先地位。  赛灵思的电源管理技术包括:在电路设计中改变电路原理图;在架构上提供给用户可配置的降功耗/休眠模式;在器件结构中使用低速晶体管来“一次性”配置单元;在工艺上提供三个氧化层厚度选项来实现更低功耗单元的工艺选项;制造时调整工艺配置,
  3. 所属分类:其它

    • 发布日期:2020-11-21
    • 文件大小:58kb
    • 提供者:weixin_38735541
  1. EDA/PLD中的飞思卡尔和Altera携手在FPGA上推出首款软ColdFire内核

  2. 为了满足高度定制化半导体解决方案的市场需求,飞思卡尔在Altera Cyclone III系列FPGA上推出32位V1 ColdFire内核的首款现场可编程栅格阵列(FPGA)。半导体知识产权(IP)许可专家IPextreme公司将通过其在线Core Store市场免费为Cyclone III客户提供V1内核许可。   V1 ColdFire内核许可为那些不能通过标准嵌入式处理器和片上系统(SOC)器件解决其设计问题的工程师提供一款灵活、经济高效的解决方案。例如,工程师可能需要额外的定制
  3. 所属分类:其它

    • 发布日期:2020-11-20
    • 文件大小:72kb
    • 提供者:weixin_38516491
  1. EDA/PLD中的赛灵思SPARTAN-3A系列FPGA又添低功耗器件

  2. 赛灵思公司(Xilinx)日前宣布其XtremeDSP信号处理解决方案产品系列新增功耗优化的Spartan-3A DSP器件。这个目前业已投入量产的FPGA新器件,为低成本且低功耗FPGA领域的应用如军事通信战术无线电系统、无线接入点和便携式医疗设备等,提供了高性能的数字信号处理(DSP)能力。   与标准器件产品相比,Spartan-3A DSP低功耗(LP)器件的静态功耗降低了50%,而在待机模式下静态功耗的降低更是高达70%。同时 ,Spartan-3A DSP低功耗器件还具有工业额定
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:57kb
    • 提供者:weixin_38535364