您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于 CORDIC 算法的 DDC 实现

  2. 论文讨论的是基于CORDIC算法的DDC实现给出了字长16bit的流水线CORDIC算法的结构图 。在该流 程图中通过增设两级预旋转以调整CORDIC算法的旋转角度覆盖范围使满足的设计要求。同时文章给出了系统相应的增益因子的调整方法给出了流水线CORDIC运算器的VHDL实现以及Quartus Ⅱ环境下的仿结果。通过对仿真时序结果与数值结果的分析可以得出基于CORDIC算法的DDC实现可以满足高速数据流的应用环境且运算结果精度较高 。
  3. 所属分类:其它

    • 发布日期:2009-04-30
    • 文件大小:630kb
    • 提供者:jzhh198211
  1. verlog 实现通信实验fsk仿真

  2. 利用FPGA来实现fsk仿真,verlog语言编写
  3. 所属分类:嵌入式

    • 发布日期:2009-07-17
    • 文件大小:1kb
    • 提供者:jerminfan
  1. alu verilog HDL 语言实现

  2. 用verilog HDL语言实现ALU 运行于quartus II
  3. 所属分类:专业指导

    • 发布日期:2009-12-10
    • 文件大小:1mb
    • 提供者:chinkio
  1. verilog实现32位RISC处理器

  2. 在quartus II环境下用Verilog实现一个32位RISC处理器
  3. 所属分类:专业指导

    • 发布日期:2010-05-22
    • 文件大小:4mb
    • 提供者:pysuxing
  1. 使用verilog实现简单几何图形的描绘

  2. 使用quartus软件,用verliog语言实现了简单基本图形的画法的描述,并用串口调试工具输出结果,把结果放入写好的M文件中,运行,显示出最终结果。
  3. 所属分类:其它

    • 发布日期:2011-01-19
    • 文件大小:2mb
    • 提供者:wenlong0601
  1. 基于FPGA的匹配滤波器实现

  2. 基于FPGA的匹配滤波器实现。有具体的原理图设计。以及quartus工程
  3. 所属分类:硬件开发

    • 发布日期:2011-06-30
    • 文件大小:1mb
    • 提供者:lx232403783
  1. vhdl 实现奇偶数分频,即任意整数分频

  2. vhdl 实现奇偶数分频,即任意分频。文件为用quartus ii 10.0 建立工程,使用modelsim仿真
  3. 所属分类:嵌入式

    • 发布日期:2011-08-04
    • 文件大小:666kb
    • 提供者:fuck_csnd
  1. FPGA中电子钟的设计与实现

  2. 该设计是用VHDL语言,在硬件平台FPGA开发板上实现程序的设计和功能的实现,具体是控制六个数码管实现的,程序正确,设计成功!
  3. 所属分类:硬件开发

  1. 基于EDA的用状态机实现序列检测器的设计

  2. 、实验目的:用状态机实现序列检测器的设计,并对其进行仿真和硬件测试。 2、实验仪器:PC机,操作系统为Windows2000/xp, Quartus II 5.1 设计平台,GW48系列SOPE/EDA实验开发系统。 3、实验原理:序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续
  3. 所属分类:硬件开发

    • 发布日期:2012-06-02
    • 文件大小:36kb
    • 提供者:mfs1184396251
  1. 基于Verilog HDL数字频率计的设计与实现

  2. 基于Verilog HDL数字频率计的设计与实现,工程
  3. 所属分类:其它

    • 发布日期:2013-06-28
    • 文件大小:4mb
    • 提供者:starcoy
  1. verilog实现双端RAM

  2. verilog实现双端RAM,quartus实现
  3. 所属分类:硬件开发

    • 发布日期:2014-05-22
    • 文件大小:214kb
    • 提供者:dsx123456789
  1. 4PSK设计与实现

  2. 4PSK设计与实现实验 使用软件quartus II 9.0
  3. 所属分类:嵌入式

    • 发布日期:2014-05-28
    • 文件大小:3mb
    • 提供者:reallocing1
  1. A5算法的FPGA实现

  2. 本程序是A5算法的仿真程序,以及在quartus上实现的Verilog代码以及其仿真
  3. 所属分类:硬件开发

    • 发布日期:2014-07-29
    • 文件大小:410kb
    • 提供者:dys0001
  1. 计时器Verilog

  2. Quartus实现 计时器 Verilog语言 可直接在DE2上运行
  3. 所属分类:其它

    • 发布日期:2014-10-31
    • 文件大小:853kb
    • 提供者:yanlixiahappy
  1. PID算法的FPGA实现

  2. PID算法的FPGA实现的quartus工程
  3. 所属分类:硬件开发

    • 发布日期:2015-04-14
    • 文件大小:16mb
    • 提供者:qq_27346215
  1. fpga实现循迹小车

  2. 此代码是使用verilog实现红外循迹小车的功能,包括所有的源文件及testbench仿真代码,已经通过实际验证
  3. 所属分类:硬件开发

    • 发布日期:2015-07-11
    • 文件大小:4mb
    • 提供者:cherish_2014
  1. FPGA实现PID的程序

  2. PID算法的FPGA实现的quartus工程,使用语言为VerilogHDL语言,已经完成了编译,可以正常使用。
  3. 所属分类:硬件开发

  1. 基于FPGA的数字频率计的设计与实现

  2. 介绍了一种运用FPGA开发软件Quartus Ⅱ设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3只七段数码管稳定显示,测试量程可自动切换,测量误差小于等于0. 1%
  3. 所属分类:硬件开发

    • 发布日期:2008-11-27
    • 文件大小:327kb
    • 提供者:dongdong1061
  1. 杜勇 数字滤波器的MATLAB与FPGA实现verilog版

  2. 很详细的讲解了MATLAB与quartus联合应用,以及各种滤波器的实现
  3. 所属分类:硬件开发

    • 发布日期:2018-08-15
    • 文件大小:69mb
    • 提供者:qq_25773573
  1. FPGA实现冒泡排序

  2. fpga实现冒泡排序,通过quartus实现串口输出冒泡排序;
  3. 所属分类:专业指导

« 12 3 4 5 6 7 8 9 10 ... 30 »