点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - Quartus实现
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于 CORDIC 算法的 DDC 实现
论文讨论的是基于CORDIC算法的DDC实现给出了字长16bit的流水线CORDIC算法的结构图 。在该流 程图中通过增设两级预旋转以调整CORDIC算法的旋转角度覆盖范围使满足的设计要求。同时文章给出了系统相应的增益因子的调整方法给出了流水线CORDIC运算器的VHDL实现以及Quartus Ⅱ环境下的仿结果。通过对仿真时序结果与数值结果的分析可以得出基于CORDIC算法的DDC实现可以满足高速数据流的应用环境且运算结果精度较高 。
所属分类:
其它
发布日期:2009-04-30
文件大小:630kb
提供者:
jzhh198211
verlog 实现通信实验fsk仿真
利用FPGA来实现fsk仿真,verlog语言编写
所属分类:
嵌入式
发布日期:2009-07-17
文件大小:1kb
提供者:
jerminfan
alu verilog HDL 语言实现
用verilog HDL语言实现ALU 运行于quartus II
所属分类:
专业指导
发布日期:2009-12-10
文件大小:1mb
提供者:
chinkio
verilog实现32位RISC处理器
在quartus II环境下用Verilog实现一个32位RISC处理器
所属分类:
专业指导
发布日期:2010-05-22
文件大小:4mb
提供者:
pysuxing
使用verilog实现简单几何图形的描绘
使用quartus软件,用verliog语言实现了简单基本图形的画法的描述,并用串口调试工具输出结果,把结果放入写好的M文件中,运行,显示出最终结果。
所属分类:
其它
发布日期:2011-01-19
文件大小:2mb
提供者:
wenlong0601
基于FPGA的匹配滤波器实现
基于FPGA的匹配滤波器实现。有具体的原理图设计。以及quartus工程
所属分类:
硬件开发
发布日期:2011-06-30
文件大小:1mb
提供者:
lx232403783
vhdl 实现奇偶数分频,即任意整数分频
vhdl 实现奇偶数分频,即任意分频。文件为用quartus ii 10.0 建立工程,使用modelsim仿真
所属分类:
嵌入式
发布日期:2011-08-04
文件大小:666kb
提供者:
fuck_csnd
FPGA中电子钟的设计与实现
该设计是用VHDL语言,在硬件平台FPGA开发板上实现程序的设计和功能的实现,具体是控制六个数码管实现的,程序正确,设计成功!
所属分类:
硬件开发
发布日期:2011-12-01
文件大小:687kb
提供者:
xiaoxiaoxiaoxiaode
基于EDA的用状态机实现序列检测器的设计
、实验目的:用状态机实现序列检测器的设计,并对其进行仿真和硬件测试。 2、实验仪器:PC机,操作系统为Windows2000/xp, Quartus II 5.1 设计平台,GW48系列SOPE/EDA实验开发系统。 3、实验原理:序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续
所属分类:
硬件开发
发布日期:2012-06-02
文件大小:36kb
提供者:
mfs1184396251
基于Verilog HDL数字频率计的设计与实现
基于Verilog HDL数字频率计的设计与实现,工程
所属分类:
其它
发布日期:2013-06-28
文件大小:4mb
提供者:
starcoy
verilog实现双端RAM
verilog实现双端RAM,quartus实现
所属分类:
硬件开发
发布日期:2014-05-22
文件大小:214kb
提供者:
dsx123456789
4PSK设计与实现
4PSK设计与实现实验 使用软件quartus II 9.0
所属分类:
嵌入式
发布日期:2014-05-28
文件大小:3mb
提供者:
reallocing1
A5算法的FPGA实现
本程序是A5算法的仿真程序,以及在quartus上实现的Verilog代码以及其仿真
所属分类:
硬件开发
发布日期:2014-07-29
文件大小:410kb
提供者:
dys0001
计时器Verilog
Quartus实现 计时器 Verilog语言 可直接在DE2上运行
所属分类:
其它
发布日期:2014-10-31
文件大小:853kb
提供者:
yanlixiahappy
PID算法的FPGA实现
PID算法的FPGA实现的quartus工程
所属分类:
硬件开发
发布日期:2015-04-14
文件大小:16mb
提供者:
qq_27346215
fpga实现循迹小车
此代码是使用verilog实现红外循迹小车的功能,包括所有的源文件及testbench仿真代码,已经通过实际验证
所属分类:
硬件开发
发布日期:2015-07-11
文件大小:4mb
提供者:
cherish_2014
FPGA实现PID的程序
PID算法的FPGA实现的quartus工程,使用语言为VerilogHDL语言,已经完成了编译,可以正常使用。
所属分类:
硬件开发
发布日期:2015-12-07
文件大小:16mb
提供者:
wuweiliang332803
基于FPGA的数字频率计的设计与实现
介绍了一种运用FPGA开发软件Quartus Ⅱ设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3只七段数码管稳定显示,测试量程可自动切换,测量误差小于等于0. 1%
所属分类:
硬件开发
发布日期:2008-11-27
文件大小:327kb
提供者:
dongdong1061
杜勇 数字滤波器的MATLAB与FPGA实现verilog版
很详细的讲解了MATLAB与quartus联合应用,以及各种滤波器的实现
所属分类:
硬件开发
发布日期:2018-08-15
文件大小:69mb
提供者:
qq_25773573
FPGA实现冒泡排序
fpga实现冒泡排序,通过quartus实现串口输出冒泡排序;
所属分类:
专业指导
发布日期:2018-10-04
文件大小:1kb
提供者:
weixin_43336505
«
1
2
3
4
5
6
7
8
9
10
...
30
»