您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的RS编码器

  2. FPGA进行RS编码,其设计的关键是伽罗华域乘法器,内附WORD说明
  3. 所属分类:硬件开发

    • 发布日期:2009-08-02
    • 文件大小:296kb
    • 提供者:m0400220334
  1. RS编解码VERILOG实现

  2. RS 编码器,译码器,主要采用FPGA来实现软件使用verilog语言,从原理到硬件的实现,进行了功能仿真 以及板上调试,验证正确
  3. 所属分类:嵌入式

    • 发布日期:2010-01-26
    • 文件大小:1mb
    • 提供者:wylxh
  1. RS编码器的Verilog HDL程序实现

  2. RS(Reed-Solomon)码是差错控制领域中一类重要的线性分组码,由于其出众的纠错能力,被广泛地应用于各种差错控制系统中,以满足对数据传输通道可靠性的要求。
  3. 所属分类:专业指导

    • 发布日期:2010-03-15
    • 文件大小:785byte
    • 提供者:gaolinghong
  1. RS_10_8_编码器的FPGA实现

  2. RS码是一类重要的线性分组码,有很强的纠错能力,被广泛地应用于现代通信系统中。本文设计了一种能纠正一位错误的RS(10,8)编码器,并给出了FPGA实现过程
  3. 所属分类:网络安全

    • 发布日期:2012-02-16
    • 文件大小:339kb
    • 提供者:space031734
  1. RS编码器verilog仿真实现

  2. RS编码器 verilog 仿真功能实现
  3. 所属分类:硬件开发

    • 发布日期:2012-03-18
    • 文件大小:12kb
    • 提供者:mengwei113
  1. RS编码器sumilink仿真

  2. 教新手如何使用sumilink仿真RS编码器
  3. 所属分类:专业指导

    • 发布日期:2013-04-15
    • 文件大小:841kb
    • 提供者:u010300789
  1. rs编码器matlab程序

  2. rs编码器的matlab编码程序,输入为0-7的整数,代表GF域中的元素
  3. 所属分类:其它

    • 发布日期:2018-07-01
    • 文件大小:974byte
    • 提供者:qq_30741753
  1. Verilog实现RS编码器(255,247)

  2. 通过FPGA现场可编程逻辑器件,速度快,处理能力好,编写了RS编码器,带八个校验位,可以有效地进行纠错。
  3. 所属分类:其它

    • 发布日期:2018-09-13
    • 文件大小:4kb
    • 提供者:qq_41883755
  1. 丹纳赫 RI76 增量型中空轴编码器说明书.pdf

  2. 丹纳赫 RI76 增量型中空轴编码器说明书pdf,丹纳赫 RI76 增量型中空轴编码器说明书增量型中空轴编码器,RI76D型 公 连接图 输出电路 电缆TPE 颜色(TPE)RS422RS422挽式(K)推挽互补式 Sense(t)+ Alarm(R) 褐色通道A通道A通道A通道A 绿色 通道A 通道A 通道A 灰色 通道B通道B通道B通道B 粉红色通道B通道B 通道B 红色通道N通道N通道N通道N 黑色通道N通道N 通道N 紫色(白色)2 Sense gnd Alarm Alarm Alarm
  3. 所属分类:其它

    • 发布日期:2019-10-13
    • 文件大小:179kb
    • 提供者:weixin_38743481
  1. 丹纳赫 RI58型 增量型轴编码器说明书.pdf

  2. 丹纳赫 RI58型 增量型轴编码器说明书pdf,丹纳赫 RI58型 增量型轴编码器说明书增量型轴编码器,RI58型 工业型 连接头12极(cONN) 插RS422+RS422+推挽式(K)互补推挽式 脚 Sense(T)Aarm(R) 11通道B1通道B N C 通道B 2 Sense Vcc Sense Vcc NC Sense Vcc 3通道N迸道N 通道N 通道N 插脚分配,连接头, 4通道N進道N N C 通道N 逆时针(ccw) 5通道A進道A 通道A 通道A δ通道A通道A N C
  3. 所属分类:其它

    • 发布日期:2019-10-13
    • 文件大小:389kb
    • 提供者:weixin_38744375
  1. 基于FPGA的RS编码器的设计与实现

  2. 本文讲述的是基于FPGA的RS编码器的设计与实现。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:69kb
    • 提供者:weixin_38632797
  1. RS编码器的优化设计及FPGA实现

  2. 引言Reed-Solomon码首先是由Reed和Solomon两人于1960年提出来的,简称为RS码。这是一类具有很强纠错能力的多进制BCH码,既能纠正随机错误,也能纠正突发错误,也是一类典型的代数几何码。RS码一直以来都是国际通信领域研究的热点之一。本文以战术军用通信系统的首选码RS(31,15)码为例,对生成多项式进行了优化,并采用查表法的原理极大地提高了编码器运算数据的能力,缩短了运算周期,最终利用VHDL语言编译,在FPGA中实现,得到了正确的RS编译码。1RS编码原理能纠正t个错误的R
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:681kb
    • 提供者:weixin_38678394
  1. 数据转换/信号处理中的高速多模式RS编码的设计方案

  2. 摘要:L频段宽带航空数据链系统(L-DACS1)是未来L波段航空数据通信系统的候选方案之一。这里基于L-DACS1系统协议内容,为了降低信道的噪声和畸变与多普勒频移的影响,采用具有良好差错控制能力的多模式RS编码进行信道纠错。   仿真对多模式RS编码算法性能进行了分析,并通过FPGA实现验证了算法在L-DACS1系统中应用的有效性,结果表明,多模式RS编码器可以实时地调整模式,高效稳定地进行差错控制,满足L-DACS1高速传输仍保持稳定的要求。   0 引言   为了解决地-空的数据传输
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:191kb
    • 提供者:weixin_38694336
  1. 模拟技术中的基于高速多模式RS编码器的设计方案

  2. 导读:L频段宽带航空数据链系统(L-DACS1)是未来L波段航空数据通信系统的候选方案之一。这里基于L-DACS1系统协议内容,为了降低信道的噪声和畸变与多普勒频移的影响,采用具有良好差错控制能力的多模式RS编码进行信道纠错。   关键词:RS编码   仿真对多模式RS编码算法性能进行了分析,并通过FPGA实现验证了算法在L-DACS1系统中应用的有效性,结果表明,多模式RS编码器可以实时地调整模式,高效稳定地进行差错控制,满足L-DACS1高速传输仍保持稳定的要求。   0 引言   
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:196kb
    • 提供者:weixin_38606897
  1. 变参数RS编码器IP核的设计与实现

  2. 设计了一种码长可变、纠错能力可调的RS 编码器。该RS 编码器可对常用的RS 短码进行编码, 可做成IP 核, 为用户提供了很大的方便; 采用基于多项式乘法理论GF (2m ) 上的m 位快速有限域乘法的方法,
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:185kb
    • 提供者:weixin_38640473
  1. 基于FPGA的RS编码器的设计与实现

  2. RS编码是一种线性的块编码,其表示形式为RS(N,K)。当编码器接收到一个数据信息序列,该数据信息序列被分割成若干长度为K的信息块,并通过运算将每个数据信息块编码成长度为N的编码数据块。在RS码中的码元符号不是二进制而是多进制符号,其中2m进制使用更为广泛。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:791kb
    • 提供者:weixin_38685793
  1. 用CPLD芯片实现快速Reed-Solomon编码器设计

  2. 在分析有限域运算的基础上,设计了能纠正1个符号内4位错误的RS编码器,并给出了VHDL电路模型。利用XILINX公司的ISE5.2集成设计环境完成了该RS编码器的原理图输入、VHDL源代码输入、功能仿真、布局与布线和时序仿真,并用XC9572PC84可编程逻辑芯片实现了该电路设计。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:25kb
    • 提供者:weixin_38682254
  1. RS通信编码器的优化设计及FPGA实现

  2. RS码是纠错能力很强的一类线性纠错码类,被广泛用于各种通信系统和计算机存储系统中。介绍了一种优化编码生成多项式RS编码器的设计方法,用VHDL语言编写,利用ISE9.O软件仿真,烧写入FPGA,验证该RS编码方法正确。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:663kb
    • 提供者:weixin_38573171
  1. 通信与网络中的变参数RS编码器IP核的设计与实现

  2. 引言   数字信号在传输过程中可能受到各种干扰及信道传输特性不理想的影响而使信号发生错误, 从而接收到错误的信息。为了实现数字系统在传输过程中的可靠性, 几乎所有的现代通信系统都把纠错编码作为一个基本组成部分。Reed-So lomon (RS)码是目前最有效、应用最广的差错控制编码之一,是一类具有很强纠错能力的多进制BCH 码, 它既可以纠正突发错误, 也可以纠正随机错误。RS 码主要应用于实时性较高的移动通信系统、深空通信、数字卫星电视、磁记录系统等方面。   目前对RS 编码器的设计
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:165kb
    • 提供者:weixin_38519060
  1. 基于高速多模式RS编码器的设计方案

  2. 导读:L频段宽带航空数据链系统(L-DACS1)是未来L波段航空数据通信系统的候选方案之一。这里基于L-DACS1系统协议内容,为了降低信道的噪声和畸变与多普勒频移的影响,采用具有良好差错控制能力的多模式RS编码进行信道纠错。   关键词:RS编码   仿真对多模式RS编码算法性能进行了分析,并通过FPGA实现验证了算法在L-DACS1系统中应用的有效性,结果表明,多模式RS编码器可以实时地调整模式,高效稳定地进行差错控制,满足L-DACS1高速传输仍保持稳定的要求。   0 引言   
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:198kb
    • 提供者:weixin_38644233
« 12 3 4 5 6 7 8 9 10 »