您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. SDRAM与DDR的布线指南

  2. SDRAM与DDR的布线指南,大家参考一下
  3. 所属分类:专业指导

    • 发布日期:2011-03-02
    • 文件大小:167kb
    • 提供者:padsxiaplace
  1. SDRAM和DDR布线指南

  2. 很多人对内存布线感到迷茫,找不到切入点,不知如何下手,其实高速硬件设计的主要任务就是与干扰做斗争,内存布线也不例外。可以这样考虑:内存是做什么用的呢?是用来存储数据的,写入1读出1,写入0读出0,即保证数据访问正确。那么,在什么情况会导致数据访问错误呢?
  3. 所属分类:硬件开发

    • 发布日期:2011-07-15
    • 文件大小:263kb
    • 提供者:gdcysw
  1. SDRAM与DDR布线指南

  2. 很多人对内存布线感到迷茫,找不到切入点,不知如何下手,这片文章可以给你很好的帮助
  3. 所属分类:硬件开发

  1. SDRAM与DDR布线指南

  2. 经典的SDRAM与DDR 布线的技巧。 对于嵌入式系统的设计人员来说,是一份好材料
  3. 所属分类:硬件开发

    • 发布日期:2009-03-24
    • 文件大小:238kb
    • 提供者:junovour
  1. DDR2Layout指导手册

  2. DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:2mb
    • 提供者:fanpeng314
  1. SDRAM与DDR布线指南.pdf

  2. 很多人对内存布线感到迷茫,找不到切入点,不知如何下手,其实高速硬件设计的主要任务就是与干扰做斗争,内存布线也不例外。可以这样考虑:内存是做什么用的呢?是用来存储数据的,写入1读出1,写入0读出0,即保证数据访问正确。那么,在什么情况会导致数据访问错误呢? 1、判决错误,0判成1,1判成0。可能参考电平不准(为什么不准?信号线内阻造成的压降),也可能是加性干扰,或者阻抗不匹配引起信号畸变。 2、时序错误,不满足建立/保持时间,或者采样点相位错误,不在有效信号位置上。触发器需要维持一段时间的能量供
  3. 所属分类:其它

    • 发布日期:2019-09-15
    • 文件大小:89kb
    • 提供者:weixin_38743481