您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. sdr控制器的erilog实现

  2. /****************************************************************************************** * 部门: 北京航空航天大学新航行系统实验室 * 作者: 肖鹏 * * 创建日期: 15:16:50 03/21/2007 * 设计名称: SDRAM控制器 * 模块名称: sdrctrl * 工程名称: SDR_CTRL * 目标器件: Xilinx Spartan3--XC3S400 * 工具版本: * 编辑
  3. 所属分类:嵌入式

    • 发布日期:2009-05-31
    • 文件大小:28kb
    • 提供者:tellxp
  1. 典型FPGA实例 SDRAM读写控制的实现与Modelsim仿真

  2. 1. 本实例用于控制开发板上面的SDRAM完成读写功能; 先向SDRAM里面写数据,然后再将数据读出来做比较,如果不匹配就通过LED变亮显示出来,如果一致,LED就不亮。 2. part1目录是使用Modelsim仿真的工程; 3. part2目录是在开发版上面验证的工程; 2.1. part1_32目录是4m32SDRAM的仿真工程; 2.2. part1_16目录是4m16SDRAM的仿真工程; \model文件夹里面是仿真模型; \rtl文件夹里面是源文件; \sim文件夹里面是仿真工程
  3. 所属分类:嵌入式

  1. SDRAM的MOdelsim仿真

  2. 这是使用ModelSim仿真SDRAM时序操作的完整代码,其中还有PLL模块以及FIFO模块的仿真源码。
  3. 所属分类:硬件开发

    • 发布日期:2012-03-15
    • 文件大小:4mb
    • 提供者:ruby97
  1. SDRAM读写控制的实现与Modelsim仿真典型实例.rar

  2. 有详细的讲解过程和verilog代码,并实现了在modelsim上仿真
  3. 所属分类:硬件开发

    • 发布日期:2013-08-17
    • 文件大小:1mb
    • 提供者:u011725322
  1. sdram控制器的modelsim仿真

  2. sdram控制器,包括了modelsim仿真
  3. 所属分类:其它

    • 发布日期:2015-03-24
    • 文件大小:17kb
    • 提供者:sinat_25799033
  1. SDRAM读写控制的实现与Modelsim仿真

  2. SDRAM读写控制的实现与Modelsim仿真
  3. 所属分类:嵌入式

    • 发布日期:2009-02-20
    • 文件大小:2mb
    • 提供者:zzetang
  1. 关于在FPGA上建立SOPC的教程

  2. 第1章 概述 3 1.1 SOC与SOPC技术简介 3 1.1.1 SOC单片系统 3 1.1.2 SOPC及其技术 3 1.2 嵌入式系统简介 3 1.2.1 嵌入式系统的概念与组成 3 1.2.2 嵌入式系统的特点与应用 3 1.2.3 嵌入式系统的发展趋势 3 第2章 FPGA设计基础 4 2.1 Quartus II综述 4 2.1.1 软件特点 4 2.1.2 用户界面 4 2.2 Quartus II设计流程 7 2.3 流水灯的FPGA设计 8 2.4 使用嵌入式逻辑分析仪进行实
  3. 所属分类:硬件开发

    • 发布日期:2009-03-02
    • 文件大小:4mb
    • 提供者:whyliao
  1. 基于乒乓数据存储机制的FPGA视频监控系统设计

  2. 基于乒乓数据存储机制的FPGA视频监控系统设计:为使FPGA视频监控系统的显示画面更流畅,数据存储采用兵乓机制设计。先将视频数据直接存储于SDRAM中, 采用两个异步FIFO 作为缓冲器,轮流接收SDRAM的数据,在将接收YUV422 格式数据通过数据转换得到RGB565 格式 数据并驱动显示。该方案的顶层模块在modelsim中仿真成功,满足时序要求。
  3. 所属分类:图像处理

    • 发布日期:2018-09-15
    • 文件大小:1mb
    • 提供者:qq_26652069
  1. sdram verilog

  2. 完整的sdram控制代码,及其modelsim仿真,sdram verilog 控制实现。非常棒。
  3. 所属分类:其它

    • 发布日期:2018-11-19
    • 文件大小:8mb
    • 提供者:gongjian32
  1. 383684ref-ddr-sdram-verilog.zip

  2. Altera DDR SDRAM 控制器的白皮书,包括源码和设计文档,仿真文件也有,整个工程用Modelsim仿真没问题。
  3. 所属分类:硬件开发

    • 发布日期:2020-02-22
    • 文件大小:883kb
    • 提供者:yanglei299
  1. SDRAM读写控制的实现与Modelsim仿真

  2. 本文对数字系统中常用的存储器SDRAM做了初步的介绍,并在Modelsim中实现了对SDRAM控制器的仿真。通过这个实例,读者能够掌握分立器件是如何与FPGA逻辑实现Modelsim联合仿真的。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:283kb
    • 提供者:weixin_38543749
  1. SDRAM的MOdelsim仿真

  2. 这是使用ModelSim仿真SDRAM时序操作的完整代码,其中还有PLL模块以及FIFO模块的仿真源码。 这是使用ModelSim仿真SDRAM时序操作的完整代码,其中还有PLL模块以及FIFO模块的仿真源码。
  3. 所属分类:硬件开发

    • 发布日期:2020-09-17
    • 文件大小:4mb
    • 提供者:ruoyun88
  1. 基于FPGA的实时视频图像采集处理系统设计

  2. 针对目前数字图像采集处理技术的实时性、大容量、小型化等特点,设计了一种基于FPGA的实时视频图像采集处理电路系统。采用FPGA作为整个系统的控制和图像数据处理中心。DDR2 SDRAM为高速储存模块核心器件,CMOS 7670为视频图像采集器件。并通过Quratus II和Modelsim等软件对系统的边缘检测算法、控制过程、各个模块等进行硬件工程设计和仿真,实现了视频图像从采集、存储到处理、显示的整个过程。实验表明,视频图像采集处理的动态画面流畅、清晰、实时性好。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:309kb
    • 提供者:weixin_38587473
  1. 嵌入式系统/ARM技术中的基于AMBA-AHB总线的SDRAM控制器的计方案

  2. 摘要:为了在嵌入式系统设计中实现对SDRAM存储器的访问,本文提出了一种基于AMBA-AHB总线规范的SDRAM控制器设计方案。方案首先简要介绍了AMBA总线规范,然后在完成整个存储控制器的整体框架设计的基础上给出了SDRAM控制器的实现原理以及详细的子模块划分。整个控制器的设计已用Verilog HDL语言实现并通过了Modelsim仿真和FPGA验证。仿真结果表明所设计的控制器符合SDRAM内部指令操作,并且满足了严格的时序要求。   0 引言   随着大规模集成电路和高速、低功耗、高密
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:194kb
    • 提供者:weixin_38538381
  1. 基于FPGA的视频监控系统

  2. 提出了基于FPGA的视频监控系统整体实现方案。首先介绍了在FPGA中设计I2C总线配置模块对视频处理芯片进行合理的配置,然后简单介绍了视频信号的处理过程。经过处理后的视频信号通过乒乓机制存储到SDRAM缓存,最后按照VGA的时序送到显示器正常显示。本设计采用VerilogHDL语言编写程序,并用Modelsim软件进行仿真,采用ISE下载到Virtex-II XC2VP30 FFG896开发板实现了视频监控功能。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:274kb
    • 提供者:weixin_38708105
  1. 基于FPGA的ITU-656标准视频解码及存储系统设计

  2. 本文主要从视频图像采集系统出发,针对基于FPGA视频采集系统中需要实时显示和高效存储视频数据的问题,设计了视频解码和SDRAM存储模块。在整个系统中使用CCD摄像头将采集到的模拟信号经解码芯片ADV7181B解码后,转换为数字信号,并使用乒乓存储方法存储在SDRAM中,以方便提供给后期其他操作。在分析了视频解码及SDRAM的基本原理和主要参数的基础上,利用Verilog语言实现了将有效视频数据分离出来并串行输出,同时也将图像分辨率调整为符合VGA显示的像素大小。另一方面通过乒乓缓存也保证了实时性
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:663kb
    • 提供者:weixin_38653691
  1. SDRAM的MOdelsim仿真

  2. 这是使用ModelSim仿真SDRAM时序操作的完整代码,其中还有PLL模块以及FIFO模块的仿真源码。
  3. 所属分类:硬件开发

    • 发布日期:2021-01-01
    • 文件大小:4mb
    • 提供者:RJ2006
  1. sdram_mdl.zip

  2. 看到大家都在用特权同学的sdram控制器代码来学习sdram 原理 但是基本没有拿来就能用的版本, 能用modelsim 仿真的版本就更加的少见了, 于是用了两三天的时间好好调试了一下特权老师的代码 能用 modelsim 仿真了,但是没有在真正的硬件上跑起来, 期间在网上发现了一个非常不错的 verilog调试 工具--debussy 非常棒的工具。有了debussy这个利器我才有心情深入下去一点点的 调试下去终于弄清楚了sdram的原理 。真心希望大家可以尝试一下 debussy这个工具。
  3. 所属分类:互联网

  1. 数据采集系统中SDRAM控制器的FPGA设计

  2. 针对SDRAM时序控制复杂等设计难点,提出了一种基于现场可编程门阵列 (FPGA) 设计SDRAM控制器的方法。使用状态机的设计思想, 采用Verilog 硬件描述语言对时序控制程序进行了设计。通过Modelsim SE 6.0开发平台进行了时序仿真,得到的SDRAM读写仿真波形图时序合理、逻辑正确。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:720kb
    • 提供者:weixin_38647517