您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速PCB培训手记

  2. 高速PCB培训手记 人类工具发明的历史,就是自身解放的历史。面对享誉全球的Cadence公司的Allegro SPB PCB软件,你不得不发出这样的感慨。当人类对电子类消费产品的需求进一步朝高集成度、高速度、超小型化发展时,芯片的工作频率以摩尔定律增加,而其尺寸反而越来越小,这势必要求更高密度、更高速度的PCB板。而高密度、高速度的布线则带来了诸如反射、串绕、EMI等一系列的信号完整性(SI)问题,如果不抑制这些高速问题则可能使原理无误的电路板无法正常工作或达不到预定的工作能力。于是,信号完整
  3. 所属分类:硬件开发

    • 发布日期:2012-03-10
    • 文件大小:724kb
    • 提供者:hkghf
  1. cst安装说明

  2. cst是一款电磁软件,CST MICROWAVE STUDIO(简称CST MWS,中文名称“CST微波工作室”)是CST公司出品的CST工作室套装软件之一,是CST软件的旗舰产品,广泛应用于通用高频无源器件仿真,可以进行雷击Lightning、强电磁脉冲EMP、静电放电ESD、EMC/EMI、信号完整性/电源完整性SI/PI、TDR和各类天线/RCS仿真。结合其它工作室,如导入CST印制板工作室和CST电缆工作室?空间三维频域幅相电流分布,可以完成系统级电磁兼容仿真;与CST设计工作室?实现
  3. 所属分类:硬件开发

    • 发布日期:2014-10-29
    • 文件大小:2kb
    • 提供者:li361718703
  1. DDR2Layout指导手册

  2. DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:2mb
    • 提供者:fanpeng314
  1. SI与EMI(一)

  2. 为期两天的EMC培训中大概分成四个时间差不多的部分,简单来说分别是SI、PI、回流、屏蔽。而在信号完整性的书籍中,也会把信号完整性分为:1.信号自身传输的问题(反射,损耗);2.信号与信号之间的问题(串扰);3.电源问题;4.EMC问题。看来EMC跟SI重叠度很高啊,确实做久了之后,发现其实他们都是在解决一个电磁场往哪儿去的问题,解决的思路与手段都有非常大的相似性。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:50kb
    • 提供者:weixin_38663036
  1. SI与EMI(二)-串扰

  2. 上一篇说了反射,这篇文章说说串扰。关于串扰本身大家可以移步之前写过的串扰系列,这里讲一个跨分割时的案例.
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:49kb
    • 提供者:weixin_38713586