近年来集成电路技术发展迅速,片上系统(System On Chip,SOC)技术已经非常流行。基于深亚微米的超大规模片上系统芯片需求日益扩大,使传统的数字IC设计方法已不能适应现代产业界的IC产品需求。数字IC就是传递、加工、处理数字信号的IC,可分为通用数字IC和专用数字IC,IC产品面临上市时间的压力,使得设计者必须从设计方法来提高设计效率。
由于设计规模和集成度的不断提高,功耗问题也正日益成为片上系统实现的一个限制因素。此项技术是用来解决功率消耗问题,为了降低功率消耗问题,从而研究的一
半导体工艺技术进入深亚微米时代后,基于总线系统芯片SoC(Svstem on Chip)的体系结构在物理设计、通信带宽以及功耗等方面无法满足未来多IP体系发展的需求。片上网络NoC(Netwotlk on Chip)是一种新的系统芯片体系结构,其核心思想是将计算机网络技术移植到系统芯片设计中来,从体系结构上彻底解决总线架构带来的问题。
研究人员从拓扑结构、路由算法、交换策略以及流控机制等多个方面对NoC进行研究,但是如何构建NoC验证平台,快速得到NoC的性能也一直是NoC研究的重点。
从英国曼彻斯特大学(University of Manchester)异步逻辑研究部门剥离出来的Silistix公司日前宣称,将开发允许设计师生成复杂集成电路IP模块之间的互连逻辑的EDA工具和库。 Silistix已开发出一种被其命名为Chain的互连架构,据该公司称能提供超越传统片上总线结构的功率耗散和设计生产率改进。Chain互连架构,由名为Chainworks设计和综合工具套件产生,是一种自行定时、基于包的互连网络,管理芯片上IP内核之间的数据流,不依赖系统时钟沿。这导致功率耗散较
半导体工艺技术进入深亚微米时代后,基于总线系统芯片SoC(Svstem on Chip)的体系结构在物理设计、通信带宽以及功耗等方面无法满足未来多IP体系发展的需求。片上网络NoC(Netwotlk on Chip)是一种新的系统芯片体系结构,其思想是将计算机网络技术移植到系统芯片设计中来,从体系结构上彻底解决总线架构带来的问题。
研究人员从拓扑结构、路由算法、交换策略以及流控机制等多个方面对NoC进行研究,但是如何构建NoC验证平台,快速得到NoC的性能也一直是NoC研究的重点。
半导体工艺技术进入深亚微米时代后,基于总线系统芯片SoC(Svstem on Chip)的体系结构在物理设计、通信带宽以及功耗等方面无法满足未来多IP体系发展的需求。片上网络NoC(Netwotlk on Chip)是一种新的系统芯片体系结构,其思想是将计算机网络技术移植到系统芯片设计中来,从体系结构上彻底解决总线架构带来的问题。
研究人员从拓扑结构、路由算法、交换策略以及流控机制等多个方面对NoC进行研究,但是如何构建NoC验证平台,快速得到NoC的性能也一直是NoC研究的重点。