您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. synopsys软件简介《一》

  2. synopsys软件简介《一》 2007-08-09 一 Astro  Astro是Synopsys为超深亚微米IC设计进行设计优化、布局、布线的设计环境。Astro可以满足5千万门、时钟频率GHz、在0.10及以下工艺线生产的SoC设计的工程和技术需求。Astro高性能的优化和布局布线能力主要归功于Synopsys在其中集成的两项最新技术:PhySiSys和Milkyway DUO结构。 二 DFT DFT Compiler提供独创的“一遍测试综合”技术和方案。它和Design Compil
  3. 所属分类:C++

    • 发布日期:2009-04-30
    • 文件大小:30kb
    • 提供者:beijing20080
  1. FM1188_Datasheet_V1.25.pdf

  2. FM1188-GA1是采用SAM(小阵列麦克风)技术的SoC(系统芯片),是该公司最新推出的语音处理芯片 型号。它提供了更好的噪声抑制和更好的语音质量,以及非平稳噪音抑制和优越的全双工能力。 采用富迪SAM技术的两个麦克风的间距可小于10MM,在技术上已远超常规阵列麦克风的设计,SAM的 指向性波束形成技术能精确的形成一个锥状窄波束,只接收说话人的声音同时抑制环境中的噪音与干扰,可以支持O+O和O+U指向,无泄漏,具有灵活的波束角度。 常规ASM技术需特别考虑两个麦克风之间的灵敏度差异和摆放位
  3. 所属分类:其它

    • 发布日期:2013-05-23
    • 文件大小:593kb
    • 提供者:u010804653
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16mb
    • 提供者:qq_30307853
  1. 嵌入式实时操作系统

  2. 嵌入式实时操作系统架构基础,深入浅出,快速掌握操作系统原理。freertos,rtx,ucos原理大同小异。目录 第1章绪论 1.1嵌入式系统的发展历史……………… 1.2嵌入式实时操作系统的特点 1.3基于嵌入式实时操作系统的程序设计技术… 第2章开发环境 dtah*.a 2.1嵌入式实时操作系统的选择…… 2.2CPU芯片的选择 667 2.3嵌入式实时操作系统的移植…… 2.4开发调试环境的建立 2.5工程模板的使用…… 单·;··中·..甲·.:.a"·a···:·::::.a:a 2.
  3. 所属分类:硬件开发

    • 发布日期:2019-02-23
    • 文件大小:46mb
    • 提供者:sflyhx
  1. 下一代的模拟和射频设计验证工具

  2. 目前最先进的模拟和射频电路,正广泛应用于消费电子产品、无线通讯设备、计算机和网络设备的SoC中。它们带来了一系列验证方面的挑战,而这些挑战往往是传统SPICE、FastSPICE和射频仿真软件无法完全解决的。这些挑战包括:多于10万个器件的设计复杂度、大于几GHz的时钟主频、纳米级的CMOS工艺技术、低功耗、工艺变化、非常明显的非线性效应、极度复杂的噪声环境以及无线/有线通讯协议的支持问题。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:90kb
    • 提供者:weixin_38551070
  1. 单片机与DSP中的基于C8051F系列单片机的低功耗技术分析与设计

  2. 在控制终端系统设计中,当系统要求整体功耗偏低时,C8051F系列单片机是一个最佳的选择。它们拥有灵活的时钟硬件,使系统能够方便地在高效运作模式与低功耗模式问进行转换,智能的电源管理模式能够在正常工作及待机状态自由切换,从而降低整个系统的能量损耗;当工作频率低于10kHz时,时钟丢失检测器(MCD)能够引发系统产生复位,确保系统工作的安全可靠。   1 C8051F各部分组件的功耗   当一个系统对功耗要求严格时,可以在硬件电路建立前首先粗略计算一下整个系统所需的功耗。由于C8051F系列单片机为
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:116kb
    • 提供者:weixin_38570145
  1. 电源技术中的高速ADC的低抖动稳定电路方案

  2. 近年来,由于半导体技术、数字信号处理技术及通信技术的飞速发展,A/D、D/A转换器近年也呈现高速发展的趋势。随着数字信号处理技术在高分辨率图像、视频处理及无线通信等领域的广泛应用,对高速、高精度、基于标准COMS工艺的可嵌入式ADC的需求日益迫切。此外对于正在兴起的基于IP库设计和片上系统(SOC)集成研究来说,对低功耗、小面积、低电压以及可嵌入设计的ADC核心模块需求更甚。   由于高速、高精度A/D转换器(ADC)的发展,尤其是能直接进行中频采样的高分辨率数据转换器的上市,对稳定的采样时钟
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:197kb
    • 提供者:weixin_38594252
  1. 基于FPGA的嵌入式数字化语音录制与回放的设计实现

  2. 0引言随着微电子技术的发展,系统集成向高速、高集成度、低功耗发展已经成为必然,同时SoPC技术也应用而生。SoPC将软硬件集成于单个可编程逻辑器件平台,使得系统设计更加简洁灵活。SoPC综合了SoC,PLD和FPGA的优点,集成了硬核和软核CPU、OSP、存储器、外围I/O及可编程逻辑,用户可以利用SoPC平台自行设计高速、高性能的CPU和DSP处理器,使得电子系统设计进入一个崭新的模式。该设计运用SoPC技术实现嵌入式数字化语音录制与回放。其中,介绍了在FPGA上构建WM8731的I2C总线,
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:445kb
    • 提供者:weixin_38701312
  1. 电源技术中的“芯”时代,低功耗来迎接

  2. 引言   科技的发展总是让人应接不暇,在CMOS半导体工艺的不断迈进的脚步下,集成电路跨入了系统芯片(System on Chip,SoC)的设计时代,集成度和时钟频率都得到了极大的提高,这一情景,导致了芯片的功耗的急剧增加。集成电路的设计中,出了考虑面积和时序歪,功耗成为了设计师考虑的又一重要因素。因此,低功耗设计成为学术界和产业界新的关注焦点。低功耗技术概念的引入,给芯片的设计和实现提出了新的挑战。这些挑战包括电压域的划分、EDA工具之间数据的交换和管理等。   1 低功耗技术   数字CM
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:126kb
    • 提供者:weixin_38650629
  1. SoC 设计中的时钟低功耗技术

  2. 针对由时钟网络引起的2 种系统动态功耗,本文研究并实现3 种时钟低功耗技术。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:289kb
    • 提供者:weixin_38606019
  1. 模拟技术中的模拟收音音响控制MCU —SC9308

  2. SC9308是基于我公司自主开发的8位MCU核SC65X设计的,实现模拟收音DFR控制的低电压低功耗SOC产品。内置最大可驱动4X14段显示的LCD驱动电路;31个可配置的I/O;三个8位计数器,其中两个可联合实现16位定时长度;内嵌实时时钟电路,保证系统进入睡眠状态后实现不间断计时;11个中断源,包括四个外部中断入口,使系统能够快速响应各种内部或外部事件。多种工作模式可选的串行通信电路极大地增加了系统的扩展性。内置3.2MHz的RC振荡电路,外接75kHz晶振,可实现功耗与速度的完美平衡。在需
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:94kb
    • 提供者:weixin_38623366
  1. 下一代的模拟和射频设计验证工具

  2. 目前最先进的模拟和射频电路,正广泛应用于消费电子产品、无线通讯设备、计算机和网络设备的SoC中。它们带来了一系列验证方面的挑战,而这些挑战往往是传统SPICE、FastSPICE和射频仿真软件无法完全解决的。这些挑战包括:多于10万个器件的设计复杂度、大于几GHz的时钟主频、纳米级的CMOS工艺技术、低功耗、工艺变化、非常明显的非线性效应、极度复杂的噪声环境以及无线/有线通讯协议的支持问题。    在现如今大多数传统的电路仿真软件开发时,这些挑战都还没有存在。在很多情况下,当今的模拟和射频电
  3. 所属分类:其它

    • 发布日期:2020-12-02
    • 文件大小:93kb
    • 提供者:weixin_38602189
  1. 电源技术中的英国初创公司披露无时钟SoC互连架构 可助降低功耗

  2. 从英国曼彻斯特大学(University of Manchester)异步逻辑研究部门剥离出来的Silistix公司日前宣称,将开发允许设计师生成复杂集成电路IP模块之间的互连逻辑的EDA工具和库。    Silistix已开发出一种被其命名为Chain的互连架构,据该公司称能提供超越传统片上总线结构的功率耗散和设计生产率改进。Chain互连架构,由名为Chainworks设计和综合工具套件产生,是一种自行定时、基于包的互连网络,管理芯片上IP内核之间的数据流,不依赖系统时钟沿。这导致功率耗散较
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:47kb
    • 提供者:weixin_38698860
  1. 嵌入式系统/ARM技术中的嵌入式Linux的动态电源管理技术

  2. 摘要 在SoC硬件对电源管理支持基础上,通过设计电源管理操作点、管理类、管理策略等结构,把系统创建的任务和具体电源管理硬件参数联系起来,为任务间精细电源管理提供包括应用层、操作系统层以及硬件层的框架结构。结合用户层制定的策略,实时、动态、低延迟管理系统动态功耗,调整CPU工作频率和电压、外部总线时钟频率、外部设备时钟/电源参数。实践证明,节能效果良好。关键词  嵌入式Linux  动态电源管理  智能终端  DPM引 言      如何有效地管理嵌入式系统,尤其是移动终端的电源功耗,是一个很有价
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:303kb
    • 提供者:weixin_38611877
  1. 嵌入式系统/ARM技术中的基于EP7312的新一代公用信息终端的设计

  2. 1 信息终端的总体设计       信息终端属于公用电话领域,在功耗,接入方式,操作方便性等方面都有特殊要求,因此采用标准的嵌入式系统设计。       信息终端的处理器选用SoC嵌入式处理器 ARM7系列中的EP7312。处理器采用ARM7TDMI的处理器内核,有8k字节高速缓冲存储器(CACHE),支持MMU,带64路TLB(translation look-aside buffer);写缓冲器。超低功耗(典型值)74MHz工作状态时为90mW, 18MHz工作状态时为30mW,空闲
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:98kb
    • 提供者:weixin_38631729
  1. 基于C8051F系列单片机的低功耗技术分析与设计

  2. 在控制终端系统设计中,当系统要求整体功耗偏低时,C8051F系列单片机是一个的选择。它们拥有灵活的时钟硬件,使系统能够方便地在高效运作模式与低功耗模式问进行转换,智能的电源管理模式能够在正常工作及待机状态自由切换,从而降低整个系统的能量损耗;当工作频率低于10kHz时,时钟丢失检测器(MCD)能够引发系统产生复位,确保系统工作的安全可靠。   1 C8051F各部分组件的功耗   当一个系统对功耗要求严格时,可以在硬件电路建立前首先粗略计算一下整个系统所需的功耗。由于C8051F系列单片机为数模
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:115kb
    • 提供者:weixin_38500944