点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - VHDL、分频器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
VHDL分频器的设计
主要介绍各种分频的设计(奇数、偶数、小数等各种分频源代码,而且还可以调节占空比。)
所属分类:
硬件开发
发布日期:2009-12-13
文件大小:315kb
提供者:
nbziwei
EDA技术与VHDL 等精度测频原理的频率计
本次设计是一个等精度测频原理的频率计,能测出1~9999KHZ的频率,同时它能精确到4位小数点。它主要由D触发器、计数器、分频器等模块组成。其中最主要的部分是计数器,它的测频原理是在一定的闸门时间内测量被测信号的脉冲个数。各功能模块在QuartusⅡ软件中先由VHDL语言描述出,然后将其打包成可调用的元件,再利用原理图输入法将各模块按功能连接起来就得到顶层文件的原理图。这时,再进行时序仿真、引脚锁定之后,就编译下载至硬件中,选择正确的模式和各种设置后即可实现这次设计所要求的功能。
所属分类:
嵌入式
发布日期:2010-01-20
文件大小:412kb
提供者:
nemolei
用VHDL语言编写的十秒倒计时与简易拔河程序
描述: 1、十秒倒计时:用分频器控制1秒的延迟,用逐行扫描法并利用视觉停留在点阵上显示数字10到1。 2、简易拔河机:每经过一秒,比较双方的总按键数,A大于B时,向左亮一个灯;B大于A,则向右亮一个灯;最左边的灯先点亮,则A胜利
所属分类:
专业指导
发布日期:2010-04-29
文件大小:433kb
提供者:
uzhy1987
使用VHDL进行分频器设计
VHDL进行分频器设计、VHDL进行分频器设计、VHDL进行分频器设计
所属分类:
嵌入式
发布日期:2011-03-21
文件大小:412kb
提供者:
underskyli
使用VHDL进行可变分频器设计
使用VHDL进行分频器设计,包括约翰逊计数器、普通计数器、奇偶分频器、半整数分频器、小数、分数、积分分频器设计
所属分类:
硬件开发
发布日期:2011-04-12
文件大小:412kb
提供者:
hhysf
VHDL语言课程设计-秒表设计
VHDL语言课程设计-秒表设计 一、实验目的: 秒表的逻辑结构比较简单,它主要由、显示译码器、分频器、十进制计数器、报警器和六进制计数器组成。在整个秒表中最关键是如何获得一个精确的100Hz计时脉冲,除此之外,整个秒表还需要一个启动信号和一个归零信号,以便能够随时启动及停止。 秒表有六个输出显示,分别为百分之一秒,十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之对应,6个个计数器全为BCD码输出,这样便于同时显示译码器的连接。当计时达60分钟后,蜂鸣器鸣响10声。 二、结构组成:
所属分类:
其它
发布日期:2011-09-27
文件大小:216kb
提供者:
xiameikaoshi
使用VHDL进行各种分频器设计
本文使用实例描述了在FPGA/CPLD上使用VHDL进行分频器设计,包括偶数分频、非50%占空比和50%占空比的奇数分频、半整数(N+0.5)分频、小数分频、分数分频以及积分分频。
所属分类:
硬件开发
发布日期:2012-01-09
文件大小:535kb
提供者:
suelong2002
论文:基于VHDL的数控分频器设计及应用
数控分频器的输出信号频率为输入数据的函数。用传统的方法设计 ,其设计过程和电路都比较复杂 ,且设计成 果的可修改性和可移植性都较差。基于 VHDL 的数控分频器设计 ,整个过程简单、 快捷 ,极易修改 ,可移植性强。他可利用 并行预置数的加法计数器和减法计数器实现。广泛应用于电子仪器、 乐器等数字电子系统中。
所属分类:
专业指导
发布日期:2008-11-29
文件大小:200kb
提供者:
laviequev
编码器分频输出
用VHDL语言实现伺服电机编码器分频输出,由发出脉冲数计算模块、分频脉冲发生器模块、发出脉冲计数器模块、正交脉冲输出状态机模块和原点信号输出计数器模块构成
所属分类:
嵌入式
发布日期:2018-07-06
文件大小:2kb
提供者:
yellowcf1983
基于VHDL和FPGA的多种分频的实现方法
分频器是数字系统设计中的基本电路,根据不同设计的需要,我们会遇到偶数分频、奇数分频、半整数分频等,有时要求等占空比,有时要求非等占空比。在同一个设计中有时要求多种形式的分频。通常由计数器或计数器的级联构成各种形式的偶数分频及非等占空比的奇数分频,实现较为简单。但对半整数分频及等占空比的奇数分频实现较为困难。本文利用VHDL硬件描述语言,通过QuartusⅡ3.0开发平台,使用Altera公司的FPGA,设计了一种能够满足上述各种要求的较为通用的分频器。
所属分类:
其它
发布日期:2020-10-23
文件大小:453kb
提供者:
weixin_38740328
一种基于FPGA的小数分频的实现
分频器是指将不同频段的声音信号区分开来,分别给于放大,然后送到相应频段的扬声器中再进行重放。在高质量声音重放时,需要进行电子分频处理。具体实现形式有偶数分频、奇数分频、锁相环分频电路等,这种结构的分频器只能实现整数分频,或者是仅实现半整数分频和奇数分频[1],一般的锁相环分频电路会有几十微秒级的频率转换时间[2],虽然现在少数芯片有所改善,但是时间也较长。同时,在某些场合下,所需要的频率与给定的频率并不成整数或半整数倍关系,或需要实现对输入信号频率的微调整,此时可采用小数分频器进行分频[3]。
所属分类:
其它
发布日期:2020-10-22
文件大小:295kb
提供者:
weixin_38695061
基于CPLD/FPGA的多功能分频器的设计与实现
分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求奇数倍分频(如3、5等)、小数倍(如2.5、3.5等)分频、占空比50%的应用场合却往往不能满足要求。硬件工程师希望有一种灵活的设计方法,根据需要,在实验室就能设计分频器并马上投入使用,更改频率时无需改动原器件或电路板,只需重新编程,在数分钟内即可完成。为此本文基于 CPLD/FPGA用原理图和VHDL语言混合设计实现了一多功能通用分频器。
所属分类:
其它
发布日期:2020-10-22
文件大小:110kb
提供者:
weixin_38601311
元器件应用中的基于FPGA的通用数控分频器的设计与实现
摘要:本文首先介绍了各种分频器的实现原理,并在FPGA开发平台上通过VHDL文本输入和原理图输入相结合的方式,编程给出了仿真结果。最后通过对各种分频的分析,利用层次化设计思想,综合设计出了一种基于FPGA的通用数控分频器,通过对可控端口的调节就能够实现不同倍数及占空比的分频器。 1.引言 分频器是数字系统中非常重要的模块之一,被广泛应用于各种控制电路中。在实际中,设计人员往往需要将一个标准的频率源通过分频技术以满足不同的需求。常见的分频形式主要有:偶数分频、奇数分频、半整数分频、小数
所属分类:
其它
发布日期:2020-10-20
文件大小:219kb
提供者:
weixin_38625143
EDA/PLD中的基于CPLD/FPGA的半整数分频器的设计
摘要:简要介绍了CPLD/FPGA器件的特点和应用范围,并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus II开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑电路的过程和方法。 关键词:VHDL CPLD/FPGA 数字逻辑电路设计 半整数分频器 1 引言 CPLD(Complex programmable Logic Device,复杂可编程逻辑器件)和FPGA(Field programmable Gates Array,现场可编程门
所属分类:
其它
发布日期:2020-12-10
文件大小:95kb
提供者:
weixin_38576045
EDA/PLD中的基于FPGA的多种形式分频的设计与实现
摘 要: 本文通过在QuartursⅡ开发平台下,一种能够实现等占空比、非等占空比整数分频及半整数分频的通用分频器的FPGA设计与实现,介绍了利用VHDL硬件描述语言输入方式,设计数字电路的过程。 关键词:FPGA;VHDL硬件描述语言;数字电路设计;分频器 引言 分频器是数字系统设计中的基本电路,根据不同设计的需要,我们会遇到偶数分频、奇数分频、半整数分频等,有时要求等占空比,有时要求非等占空比。在同一个设计中有时要求多种形式的分频。通常由计数器或计数器的级联构成各种形式的偶数分频及
所属分类:
其它
发布日期:2020-12-09
文件大小:67kb
提供者:
weixin_38512781
EDA/PLD中的基于CPLD/FPGA的多功能分频器的设计与实现
引言 分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求奇数倍分频(如3、5等)、小数倍(如2.5、3.5等)分频、占空比50%的应用场合却往往不能满足要求。硬件工程师希望有一种灵活的设计方法,根据需要,在实验室就能设计分频器并马上投入使用,更改频率时无需改动原器件或电路板,只需重新编程,在数分钟内即可完成。为此本文基于CPLD/FPGA用原理图和VHDL语言混合设计实现了一多功能通用分频器。 分频原理 偶数倍(2N)
所属分类:
其它
发布日期:2020-12-06
文件大小:75kb
提供者:
weixin_38518638
EDA/PLD中的基于CPLD的任意整数半整数分频器设计
0 引言 在数字系统设计中,根据不同的设计需要,经常会遇到偶数分频、奇数分频、半整数分频等,有的还要求等占空比。在基于CPLD(复杂可编程逻辑器件)的数字系统设计中,很容易实现由计数器或其级联构成各种形式的偶数分频及非等占空比的奇数分频,但对等占空比的奇数分频及半整数分频的实现较为困难。 本文利用VHDL(甚高速集成电路硬件描述语言),通过Quartus Ⅱ 4.2开发平台,设计了一种能够实现等占空比的整数和近似等占空比的半整数分频器,这种设计方法原理简单,而且只需很少的CPLD逻辑宏单元。 1
所属分类:
其它
发布日期:2020-12-13
文件大小:56kb
提供者:
weixin_38552292
基于CPLD/FPGA的半整数分频器的设计
摘要:简要介绍了CPLD/FPGA器件的特点和应用范围,并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus II开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑电路的过程和方法。 关键词:VHDL CPLD/FPGA 数字逻辑电路设计 半整数分频器 1 引言CPLD(Complex programmable Logic Device,复杂可编程逻辑器件)和FPGA(Field programmable Gates Array,现场可编程门阵列)都是可编程逻
所属分类:
其它
发布日期:2021-02-03
文件大小:206kb
提供者:
weixin_38686267
任意数值分频器的FPGA实现
本文介绍了一种基于FPGA的多数值分频器的设计,该分频器可以实现占空比及分频系数可调,其分频数值可以是整数、小数和分数。文章给出了使用Altera公司的CycloneII系列EP2C5Q208C型FPGA芯片中实现后的仿真结果和测试结果,这些结果表明设计的正确性和可行性。分频器采用VHDL语言编程实现,用户可以自行设置分频器功能,这种分频器设计具有很强的实用性和可移值性。
所属分类:
其它
发布日期:2021-01-29
文件大小:817kb
提供者:
weixin_38551938
基于CPLD/FPGA的多功能分频器的设计与实现
引言 分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求奇数倍分频(如3、5等)、小数倍(如2.5、3.5等)分频、占空比50%的应用场合却往往不能满足要求。硬件工程师希望有一种灵活的设计方法,根据需要,在实验室就能设计分频器并马上投入使用,更改频率时无需改动原器件或电路板,只需重新编程,在数分钟内即可完成。为此本文基于CPLD/FPGA用原理图和VHDL语言混合设计实现了一多功能通用分频器。 分频原理 偶数倍(2N)
所属分类:
其它
发布日期:2021-01-19
文件大小:74kb
提供者:
weixin_38626984
«
1
2
3
4
»