点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - VHDL实用电路模块设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
EDA 技术实用教程
目 录 第1 章 概述.......................................................................................................................... 1 1.1 EDA 技术及其发展................................................................................................ 1
所属分类:
硬件开发
发布日期:2009-08-24
文件大小:6mb
提供者:
sfhgky
VHDL 实用电路模块设计
步进电机驱动程序,VGA彩条信号显示控制器,采用高速A/D的存储示波器设计,通用异步收发器设计,信号采集与频谱分析,等精度频率/相位计设计,DDS设计等
所属分类:
硬件开发
发布日期:2010-03-31
文件大小:1mb
提供者:
tobenumber1
VHDL实用电路模块设计
VHDL实用电路模块设计,介绍了步进电机,和很多的实验
所属分类:
专业指导
发布日期:2010-04-15
文件大小:1mb
提供者:
zhqw1234
VHDL实用电路模块设计
VHDL实用电路模块设计--EDA技术与VHDL
所属分类:
专业指导
发布日期:2010-05-27
文件大小:1mb
提供者:
fang858552
EDA—EDA技术实用教程(pdf影印)
学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
所属分类:
硬件开发
发布日期:2010-06-07
文件大小:8mb
提供者:
zt839486421
VHDL实用教程,硬件描述语言
第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA...............................................................................................................1
所属分类:
硬件开发
发布日期:2010-07-14
文件大小:4mb
提供者:
angus36
EDA—EDA技术实用教程
综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
所属分类:
硬件开发
发布日期:2010-11-19
文件大小:8mb
提供者:
sundyqt
同学的好论文_基于FPGA的有源滤波器
随着大规模集成电路技术和EDA技术的发展,FPGA已被广泛应用于实现硬件的数字信号处理器或相应的电路模块,基于FPGA的数字信号处理器表现出了很高的性能和广阔的市场前景。当今有源滤波器的也应用日益广泛,早已脱离了狭义的、单纯的“滤波”的概念,并成为信号处理中一种非常基本、非常重要的技术。对于在FPGA上实现有源滤波器的设计具有很大的实用价值,本文在讨论滤波器的相关理论之后,基于ALTERA的Cyclone系列FPGA硬件平台,利用VHDL语言设计一个11阶的有源滤波器。
所属分类:
硬件开发
发布日期:2011-05-25
文件大小:539kb
提供者:
BARBERQS
VHDL实用电路模块设计
VHDL实用电路模块设计 fpga开发必备资料
所属分类:
硬件开发
发布日期:2011-12-12
文件大小:2mb
提供者:
hsgcs
VHDL实用电路模块设计
介绍了一些实用电路模块的设计,并用VHDL语言进行实现
所属分类:
嵌入式
发布日期:2011-12-20
文件大小:1mb
提供者:
manchukehan
智能扫地机VHDL FPGA
模拟智能扫地机的设计 学号:61010122 姓名:吴细老 1、 申请题目:模拟智能扫地机设计 题目,命题描述(5号宋体) 一. 扫地地图基本制作 1. 设定扫地范围地图,由键盘画图,随意画出一个任意形状图来作为扫地区域。画完图后,按下键后,扫描刚画出来的区域。将扫描所用的时间记录下来作为此次扫地的基本时间。这个时间可以用来自动的扫地机的关闭时间。 2. 测量环境湿度和温度,模拟方法是通过键盘直接设定环境温度和湿度,设定完成后自动形成一个系数,该系数用来控制扫地机的扫地速度,越脏扫描的时间
所属分类:
硬件开发
发布日期:2012-07-12
文件大小:4mb
提供者:
wuxilao
Verilog HDL 硬件描述语言(实用版)
Verilog HDL 硬件描述语言 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编
所属分类:
硬件开发
发布日期:2013-07-02
文件大小:4mb
提供者:
shappy97
VHDL实用电路模块设计
随着 VLSI 的发展 电子产品市场运作节奏的进一步加快 涉及诸多领域 如计算 机应用 通信 智能仪表 医用设备 军事 民用电器等领域 的现代电子设计技术已迈 入一个全新的阶段 其特点是 1 电子器件及其技术的发展将更多地趋向于支持 EDA Electronic Design Automation 2 借助于硬件描述语言 硬件设计与软件设计技术得 到了有机的融合 3 就电子设计的技术 开发过程和目标器件的形式与结构来说 将从 过去的 群雄并起 的局面向规范化 标准化发展 4 应用系统的设计已从
所属分类:
嵌入式
发布日期:2015-08-31
文件大小:1mb
提供者:
qq_25432453
有限状态机 FSM
利用 VHDL 设计的许多实用逻辑系统中 有许多是可以利用有限状态机的设计方案来 描述和实现的 无论与基于 VHDL 的其它设计方案相比 还是与可完成相似功能的 CPU 相比 状态机都有其难以逾越的优越性 它主要表现在以下几方面 h 由于状态机的结构模式相对简单 设计方案相对固定 特别是可以定义符号化枚 举类型的状态 这一切都为 VHDL 综合器尽可能发挥其强大的优化功能提供了有利条件 而且 性能良好的综合器都具备许多可控或不可控的专门用于优化状态机的功能 h 状态机容易构成性能良好的同步时序
所属分类:
硬件开发
发布日期:2018-01-10
文件大小:217kb
提供者:
drjiachen
VHDL实用电路模块设计
VHDL实用电路模块设计。。。。。。。。。。
所属分类:
专业指导
发布日期:2008-12-12
文件大小:1mb
提供者:
swordmerry
导出页面自 eetop.cn_VHDL .pdf
利用VHDL设计的许多实用逻辑系统中 有许多是可以利用有限状态机的设计方案来 描述和实现的 无论与基于VHDL的其它设计方案相比 还是与可完成相似功能的CPU 相比 状态机都有其难以逾越的优越性 它主要表现在以下几方面 h 由于状态机的结构模式相对简单 设计方案相对固定 特别是可以定义符号化枚 举类型的状态 这一切都为VHDL综合器尽可能发挥其强大的优化功能提供了有利条件 而且 性能良好的综合器都具备许多可控或不可控的专门用于优化状态机的功能 h 状态机容易构成性能良好的同步时序逻辑模块 这对
所属分类:
硬件开发
发布日期:2019-05-21
文件大小:217kb
提供者:
drjiachen
基于VHDL数字乘法器
数字电路中,算术运算单元是数字系统的重要组成部分,算术运算主要有加、减、乘、除,其中加法器是基本的算术单元,其他算术单元都可以由加法器附加其他模块来实现。组合逻辑构成的乘法器占用硬件资源多,难以实现多位乘法器,不实用。运用时序逻辑方式设计由加法器构成的乘法器具有一定的实用价值。
所属分类:
其它
发布日期:2020-12-09
文件大小:2mb
提供者:
cfbty
基于VHDL语言的实用电梯控制器的设计
摘 要:介绍了基于VHDL语言设计的电梯控制器,并进行了电路综合和仿真。该控制器遵循方向优先的原则,提供16个楼层多用户的载客服务并指示电梯的运行情况。关键词:VHDL;控制器;EDA;电梯 现代硬件设计运用EDA(ElectronicDesignAutomation)技术采用并行工程和“自顶向下”的设计方法,从系统设计入手,在顶层进行层次划分和结构设计,在功能模块一级进行仿真、纠错,并用VHDL,VerilogHDL等硬件描述语言对高层次的系统行为进行描述,在系统一级进行验证,最后用逻辑综合
所属分类:
其它
发布日期:2021-02-03
文件大小:147kb
提供者:
weixin_38632006