点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - VHDL设计方法
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
数字系统仿真与VHDL设计
复杂数字系统是现代电子系统最重要的组成部分,培养学生掌握九十年代后期先进的设计技术关系到我国电子和信息工业的发展。复杂数字系统的硬件描述语言建模、仿真和综合技术是设计高性能数字信号处理电路的关键技术。本课程主要讲述这种设计方法。
所属分类:
嵌入式
发布日期:2009-06-14
文件大小:75kb
提供者:
WCGSBSGYXB
VHDL设计方法 ppt
1982年, 诞生于美国国防部赞助的VHSIC项目 1987年底,VHDL被IEEE和美国国防部确认为标准硬件描述语言 ,即IEEE-1076(简称87版) 1993年,IEEE对VHDL进行了修订,公布了新版本的VHDL,即IEEE标准的1076-1993(1164)版本 1996年,IEEE-1076.3成为VHDL综合标准
所属分类:
专业指导
发布日期:2009-08-20
文件大小:828kb
提供者:
iask2008
基于信号完整性分析的高速数字PCB 的设计方法
1. 信号完整性问题概述 2. 传统的PCB板设计方法 3. 基于信号完整性分析的PCB设计方法 4. 信号完整性分析模型 4.1. PCB 设计的SI 模型 a. SPICE 模型 b. IBIS 模型 c. Verilog-AMS 模型和VHDL-AMS 模型 4.2 模型的选用 5. 设计方法与现有EDA软件的结合
所属分类:
C
发布日期:2010-01-25
文件大小:16kb
提供者:
vivian1915
:介绍了用EDA 技术设计电子电路的特点,并与传统的设计方法做了比较,描述了运用EDA 设计工
:介绍了用EDA 技术设计电子电路的特点,并与传统的设计方法做了比较,描述了运用EDA 设计工 具VHDL 硬件描述语言设计函数信号发生器的过程,给出了程序代码和仿真波形
所属分类:
嵌入式
发布日期:2010-06-21
文件大小:8mb
提供者:
MENGDALOU
基于FPGA的VHDL设计方法
全面描述vhdl设计方法,语法规则,相对来说比较全面的FPGA设计的编程助手。
所属分类:
硬件开发
发布日期:2011-04-24
文件大小:679kb
提供者:
leilinsxs
波形发生器vhdl设计
vhdl设计注1: 含有不可综合语句,请自行修改 注2: 一些PLD只允许I/O口对外三态,不支持内部三态,使用时要注意 注3: 设计RAM的最好方法是利用器件厂家提供的软件自动生成RAM元件,并在VHDL程序中例化
所属分类:
嵌入式
发布日期:2011-06-24
文件大小:2kb
提供者:
qingking310
VHDL设计方法
VHDL设计方法,适合初学者
所属分类:
专业指导
发布日期:2008-05-07
文件大小:411kb
提供者:
aaronstone
vhdl设计的跑马灯
vhdl设计的跑马灯 内有详细的设计方法
所属分类:
嵌入式
发布日期:2011-10-11
文件大小:5mb
提供者:
liulu132
VHDL设计数字钟源代码
采用VHDL语言模块化设计方法,附gdf格式顶层图与COUNT时钟计数主模块接线图。 (一)技术要求: 1.十二进制数字钟,能显示时、分、秒,并可进行时和分的快速校正,秒的清零。 2.有整点报时功能,从59分56秒开始,每秒报时一次,直到00分00秒为整点报时。整点报时的频率与其他几响不同。 3.数码显示部分采用动态扫描显示法,能指示时钟驱动信号频率 LIGHT[0],要求计数器模块异步清零。 (二)模块划分:底层模块:小时控制模块(24进制)、分钟、秒控制模块(60进制)响铃控制模块、时间s
所属分类:
硬件开发
发布日期:2011-12-07
文件大小:52kb
提供者:
wagebbmm
vhdl设计方法
vhdl设计方法 包括简单的介绍 程序的应用举例及各方面的详解
所属分类:
软件测试
发布日期:2012-09-02
文件大小:973kb
提供者:
zpwingame
VHDL设计电路指导
介绍了VHDL设计电路的基本方法和注意事项,并列举了VHDLde设计事例。
所属分类:
专业指导
发布日期:2009-03-28
文件大小:243kb
提供者:
merry3342
一种架构化的_VHDL_设计方法
使用比传统的“ 数据流” 版本更现代,更高效的 VHDL 设计方法。 本章将描述这种方法,并将其与“ 数据流” 版本进行比较。
所属分类:
硬件开发
发布日期:2018-05-19
文件大小:498kb
提供者:
qq_37668803
用VHDL设计有限状态机的方法
以离心机定时顺序控制器的设计为例,阐述了用VHDL设计有限状态机的方法,讨论了如何消除状态机输出信号的“毛刺”。
所属分类:
其它
发布日期:2020-08-05
文件大小:86kb
提供者:
weixin_38663701
一种基于FPGA的数字秒表设计方法
文中介绍了一种基于FPGA的数字秒表设计方法。采用VHDL硬件描述语言, 运用ModelSim等EDA仿真工具。该设计具有外围电路少、集成度高、可靠性强等优点。最后经实验验证, 该数字秒表计时准确, 输入信号能准确控制秒表运行。系统所采用的自上而下的模块化设计方法, 对于其他复杂的系统设计也有很强的借鉴意义。
所属分类:
其它
发布日期:2020-08-05
文件大小:82kb
提供者:
weixin_38590520
VHDL设计的消抖与滤波
本文简单介绍了VHDL设计出现的毛刺等的两种改善方法。
所属分类:
其它
发布日期:2020-08-01
文件大小:40kb
提供者:
weixin_38672807
基于VHDL的数字系统层次化设计方法
通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
所属分类:
其它
发布日期:2020-08-31
文件大小:210kb
提供者:
weixin_38701340
探讨VHDL设计中信号与变量的区别及赋予初始值的技巧
在VHDL程序设计中,可以充分利用信号或变量的系统默认值,来灵活实现设计目标。本文从应用的角度举例说明了VHDL设计中信号与变量的区别,以及正确的使用方法,并介绍了为信号或变量赋予初始值的技巧。 概述 随着集成电路技术的发展,用传统的方法进行芯片或系统设计已不能满足要求,迫切需要提高设计效率,因此能大大降低设计难度的VHDL设计方法被越来越广泛地采用。用VHDL语言设计系统的主要方法是:设计者根据VHDL的语法规则,对系统目标的逻辑行为进行描述,然后通过综合工具进行电路结构的综合、编译、
所属分类:
其它
发布日期:2020-10-22
文件大小:80kb
提供者:
weixin_38697274
数据转换/信号处理中的EMCCD相机数字控制系统的VHDL设计
摘要:近年来EMCCD 被越来越多地用于天文观测,国内EMCCD 相机的研制和观测也在加速。介绍了基于TI的EMCCD TC253相机的数字控制系统及其设计方法。首先对TC253以及模拟信号处理器AD9845B的工作原理及控制要求进行了分析。重点介绍了在Quartus Ⅱ的开发环境下,使用VHDL语言与FPGA对该图像采集系统的数字控制部分进行分析与设计过程,并给出系统仿真波形图。最后在所设计的硬件电路上进行了测试,给出了关键控制信号的实测波形。通过实测时钟波形与EMCCD器件要求波形的时序比较
所属分类:
其它
发布日期:2020-10-20
文件大小:414kb
提供者:
weixin_38728624
基于EDA层次化设计方法的出租车计费器设计
:出租车计费器一般采用以单片机为核心的设计方法,设计不够灵活方便。为此,在此介绍了采用EDA技术的层次化设计方法设计出租车计费器的方法。即用VHDL编写各个功能模块,实现低层设计;用原理图输入方式描述各模块间的关系,实现顶层设计。采用FPGA可编程逻辑器件为系统控制单元,无需添加外围电路,更新功能仅需修改软件。实验表明,该设计方法简单快捷,所设计的系统性能可靠。应用该方法设计的数字电子系统具有很强的灵活性。
所属分类:
其它
发布日期:2020-10-20
文件大小:175kb
提供者:
weixin_38716519
基于VHDL的数字系统层次化设计方法
通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
所属分类:
其它
发布日期:2020-10-17
文件大小:210kb
提供者:
weixin_38728555
«
1
2
3
4
5
6
7
8
9
10
...
37
»