您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. verilog 七段LED电子钟

  2. 本程序采用24小时制方式在6个七段数码管上显示时、分、秒。程序共分三个模块:N进制计数,24小时计数器,七段数码管转换,已通过仿真!
  3. 所属分类:嵌入式

    • 发布日期:2009-11-10
    • 文件大小:185kb
    • 提供者:victorzhi
  1. 数字竞赛抢答器的设计 Verilog

  2. 1、设计一个可容纳4组参赛的数字式抢答器,每组设一个按钮,供抢答使用。 2、抢答器具有第一信号鉴别和锁存功能,使除第一抢答者外的按钮不起作用。 3、设置一个主持人“复位”按钮。 4、主持人复位后,开始抢答,第一信号鉴别锁存电路得到信号后,有LED指示灯和数码管显示成功抢答组并保持5秒钟,扬声器发出3秒的音响。 5、设置一个计分电路,每组开始预置10分,由主持人记分,答对一次加1分,答错一次减1分. 打开qdq.xise,qdq_all.v是总文件,qdqpd,js1,jf分别是抢答判断,计时3
  3. 所属分类:Javascript

    • 发布日期:2010-07-17
    • 文件大小:1mb
    • 提供者:ab0021050
  1. Verilog课程设计-自动售货机

  2. 四、程序代码段 module autoseller(clk,g,m,yes,read,zero,led_dig,led_seg,led_c,led_r,led); input clk,yes,read,zero;//确定键,商家读取键,清零键 input [3:0] g , m; //货品及投币选择键 output led_dig,led_seg,led_c,led_r,led;//数码管输出及点阵输出 reg f_100;//分频时钟 reg f_1; reg [3:0] goods,mon
  3. 所属分类:C

    • 发布日期:2010-10-08
    • 文件大小:83kb
    • 提供者:maxingtian
  1. LED条屏控制器 fpga

  2. 软件编程设计过程要经历代码输入、编译、仿真、配置等Electronic Design Automatic(EDA)技术应用的全部环节。采用VERILOG硬件描述语言对硬件逻辑编码,利用自顶向下(TOP_DOWN)的设计方式,利用层次化、结构化的设计方法,将一个完整的硬件设计任务根据具体的功能划分成多个独立的设计模块,使设计的完整性,缜密性提高,功能模块的分割更加合理。拟采用的编程设计流程见图
  3. 所属分类:嵌入式

    • 发布日期:2010-11-14
    • 文件大小:36kb
    • 提供者:gggggggggesvxz
  1. 经过板级调试的VGA+PS2黑白棋游戏verilog代码

  2. 修改自OpenCores的黑白棋游戏代码。采用VGA输出显示,PS2键盘(W、A、S、D、回车)输入控制,实现AI,LED灯指示是否游戏结束,VGA显示频率25MHz,系统频率50MHz,经过Cyclone IV芯片EP4CE115F29C7N的板级调试,实现全部功能,文件夹下有rtl源代码,管脚定义pin文件,和可以直接进行JTAG烧写和E2PROM烧写的pof和sof文件,具体说明文档详见http://www.openhw.org/lvlv2011/blog/11-11/235323_9a
  3. 所属分类:硬件开发

    • 发布日期:2011-11-29
    • 文件大小:247kb
    • 提供者:ssl2009
  1. verilog编程实现的数字钟

  2. verilog编程实现的数字钟,里面有详尽的注释,整个工程直接打包,里面有波形图仿真,程序代码.v文件,可以直接下载到FPGA上运行显示,是电子线路测试实验的验收程序,扩展功能 任意闹钟(手动设置时间) 12小时/24小时切换 自动报整点时数(几点响/亮几下)。 基本功能 以数字形式显示时、分; 秒的用LED小时; 能手动校时、校分
  3. 所属分类:专业指导

    • 发布日期:2013-01-01
    • 文件大小:6mb
    • 提供者:hy695831798
  1. 基于Verilog 的数字计频器

  2. 采用VerilogHDL语言在CPLD器件上实现了简易数字频率计的设计。测量频率在10~1MHz范围之间,该频率计能根据输入被测频率信号,自动调整测试量程进行测试并给出测试结果的BCD码及七段LED译码显示。具有体积小、可靠性高、功耗低的特点。
  3. 所属分类:专业指导

    • 发布日期:2014-03-09
    • 文件大小:517kb
    • 提供者:ccyyjj123
  1. verilog数字钟

  2. verilog 数字钟设计,功能齐全 (1)设计一个数码管实时显示时、分、秒的数字时钟(24小时显示模式); (2)可以调节小时,分钟。 (3)能够进行24小时和12小时的显示切换。 (4)可以设置任意时刻闹钟,并且有开关闹钟功能。 (5)有整点报时功能,几点钟LED灯闪亮几下。 (6)有复位按键,复位后时间从零开始计时,但闹钟设置时间不变。
  3. 所属分类:硬件开发

    • 发布日期:2014-04-23
    • 文件大小:96kb
    • 提供者:long630576366
  1. verilog数字钟源代码

  2. (1)设计一个数码管实时显示时、分、秒的数字时钟(24小时显示模式); (2)可以调节小时,分钟。 (3)能够进行24小时和12小时的显示切换。 (4)可以设置任意时刻闹钟,并且有开关闹钟功能。 (5)有整点报时功能,几点钟LED灯闪亮几下。 (6)有复位按键,复位后时间从零开始计时,但闹钟设置时间不变。
  3. 所属分类:硬件开发

    • 发布日期:2014-04-23
    • 文件大小:4mb
    • 提供者:long630576366
  1. Verilog--led

  2. verilog 实现点灯
  3. 所属分类:硬件开发

    • 发布日期:2014-10-24
    • 文件大小:2mb
    • 提供者:qq_22495749
  1. Verilog IIC读MPU6050-融合滤波-单轴-代码-随笔

  2. 本代码实现了读MPU6050 三轴6个数据,用其中的GY和AZ、AX结合融合滤波算法,解出X单轴角度,并在黑金开发板的EP4C15F17C8芯片上调试成功,±5°范围内LED灯灭,左右摆动时相应左右灯亮。 顶层模块每隔5ms,发出一个is_read高电平,下面的模块读取一次数据,并计算,更新LED状态。有关计算都用的ip核,占用资源很大。 代码随笔,希望对小小小小白有所帮助。 压缩包里面有代码.v和doc随笔。
  3. 所属分类:其它

    • 发布日期:2016-09-03
    • 文件大小:9mb
    • 提供者:q774318039a
  1. verilog秒表计时器

  2. 设计电子表,电子表指示的时间由nexys4 DDR开发板的8个数码管显示,从左到右数码管的前两个显示小时(范围0-24),第3-4个数码管显示分(范围0-59,计数到60,向小时位进1),第5-6个数码管显示秒(范围0-59,计数到60向分位进1),第7-8个数码管显示毫秒(范围0-99,计数到100向秒位进1) 。要求实现如下功能: (1)跑表的计时范围为0.01s~59min59.99s,计时精度为10ms。 (2)具有异步清零、启动功能。 (3)计时频率为100Hz。 (4)数字跑表的分
  3. 所属分类:硬件开发

    • 发布日期:2018-06-23
    • 文件大小:921kb
    • 提供者:nextpackage
  1. 基于Johnson计数器的流水灯Verilog/VHDL程序

  2. 基于Johnson计数器的流水灯程序: 用四个按键分别去控制4个LED指示灯进行4种状态的流水灯显示,这四种状态分别为:流水灯左移、流水灯右移、流水灯移动和流水灯停止。逻辑功能可以简单地划分为三个部分:即按键检测逻辑、键值采集和控制信号产生以及流水灯开关和方向控制。 文件中包括Verilog和VHDL的两种语言的Quartus II程序,请您参考。
  3. 所属分类:硬件开发

    • 发布日期:2018-08-01
    • 文件大小:131kb
    • 提供者:u013344371
  1. 数字电子钟verilog课程设计

  2. (1)设计一个能自动计时的电子钟,利用数码管分别显示当前的小时,分钟, 秒。 (2)可以通过按键对当前小时、分钟进行调整设置。 (3)在调节当前时间的模式下,短按可实现加法,当长按调节分钟的按键两 秒以上时可实现快速连加(每秒四次加一)。 (4)具备闹钟功能,可通过按键设定闹钟时间,当当前时间到达闹钟设定时 间时,LED 按照预设花型闪烁,并播放闹铃音乐。 (5)具备整点报时功能,当当前时间为整点时,LED 组闪烁,并播放整点 报时音乐。 (6)具备秒表功能,启动秒表功能时,通过 switch
  3. 所属分类:嵌入式

    • 发布日期:2018-09-29
    • 文件大小:15kb
    • 提供者:qq_35857421
  1. FPGA设计——veriog实现LED

  2. 特权同学的玩转FPGA第一个入门实例,从工程建立、代码输入、综合、下载到仿真,讲解得非常详细,非常实用,适合入门学习。
  3. 所属分类:硬件开发

    • 发布日期:2018-11-07
    • 文件大小:32kb
    • 提供者:huangwei901001
  1. FPGA Verilog 串口收发+流水灯程序

  2. FPGA Verilog 串口收发+流水灯程序,能够实现FPGA串口收发、自收自发、收到什么发什么的功能,调试的时候通过电脑端串口助手发送数据,FPGA可以接收并且转发到电脑端。本程序以最简单原始的方式实现串口通信,程序简洁粗暴,工作状态很稳定,误码率为0。同时集成了流水灯模块,串口空闲的时候,LED动态流水,串口工作的时候,LED闪烁。打包的是整个FPGA Quartus II 工程,仿真脚本已经写好了,程序注释很到位,逻辑清晰明了,非常适合初学者用来作为第一个HelloWorld程序学习,
  3. 所属分类:硬件开发

    • 发布日期:2018-11-13
    • 文件大小:28kb
    • 提供者:pang9998
  1. 基于verilog 语言的数字电子钟设计

  2. 基于verilog 语言的数字电子钟设计,数码管实时显示时、分、秒的数字时钟(24小时显示模式);可以调节小时,分钟;能够进行24小时和12小时的显示切换;可以设置任意时刻闹钟,并且有开关闹钟功能;有整点报时功能,几点钟LED灯闪亮几下。
  3. 所属分类:硬件开发

  1. 数字时钟-verilog程序.rar

  2. 数字时钟verilog程序 拟设计一个具有时、分、秒显示的基本功能以及具有整点报时、闹钟设定及提醒功能的数字时钟,具体要求如下: (1) 能准确计时,并以数字形式在数码管上显示时、分、秒,(小时按24小时进制) (2) 具有调节分钟、小时的功能 (3) 具有整点报时功能,即当分钟为00时,要有LED灯显示来表明到了整点 (4) 具有闹钟功能,能自己设计闹钟时间,当时钟时间与闹钟时间一致时(分钟与小时一致,对秒钟无要求),要有LED灯显示表明到了闹钟设定时间
  3. 所属分类:硬件开发

    • 发布日期:2020-01-12
    • 文件大小:5kb
    • 提供者:qq_45439159
  1. 专用芯片技术中的单线LED调光芯片的设计与实现

  2. 摘要:本文介绍了一个将发送的归零码信号调制为PWM的LED点光源芯片,主要由信号的采集、编码、PWM调制、显示这几部分构成。文章利用ALTERA公司的QuartusII平台,通过Verilog硬件描述语言,并采用Cyclone系列的EP1C12Q240C8N器件完成了电路设计、代码编写等主要流程,且在Modelsim里完成了功能验证并给出了仿真波形。通过电路仿真和硬件测试验证了设计的正确性。   1.引言   LED以其使用时间长、大视角、高亮度、色彩斑斓等特点而在近年来迅速的发展,它是继白
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:198kb
    • 提供者:weixin_38707153
  1. 数电课设verilog做成数字钟

  2. 1、设计一个具有‘时’、‘分’、‘秒’的十进制数字显示(小时从00~23)计时器。 2、整点报时。仿中央人民广播电台的整点报时信号,即从第59分50秒算起,每隔2秒钟发出一次信号,连续5次,最后一次信号结束即达到整点。不同步扣2分,可通过LED闪烁实现。 3、实现手动校时、校分、校秒功能。(缺一项扣一分,如果利用系统时钟校时,扣1分) 4、定时与闹钟功能,只需要设置分钟和小时。手动设置能在设定的时间发出闹铃声,声音用LED实现。 5、设计一个10个数的倒计时,闪烁显示,闪烁频率自定(无闪烁扣
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:712kb
    • 提供者:ssslevel
« 12 »