点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - Verilog代码的编写流程
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
嵌入式\(高校应用案例)北航软件学院
学员在中科院学习期间独立完成制作ARM开发板、开发触摸屏驱动等36个嵌入式专题实验项目,1-3个大型项目。其他实验项目如:智能机器人等可在结业后完成。 教学周期:10个月,其中第一学期3个月,第二学期5个月,课程实训2个月。 课程编号 教学单元 教学内容 就业岗位 第一学期 教学课时3个月 ZKQ090101 网络原理及linux服务 网络概述;数据通信基础;网络体系结构与协议;局域网;网络互联与TCP/IP协议;Internet及其应用;网络连接设备与技术 •Linux下C开发人员 •面向C
所属分类:
硬件开发
发布日期:2010-03-21
文件大小:567296
提供者:
yaowanhua
Verilog-HDL实践与应用系统设计
Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
所属分类:
嵌入式
发布日期:2011-02-22
文件大小:14680064
提供者:
zhlyz2003
跑马灯程序
用verilog编写的代码,实现FPGA实验板上16个led的先从左到右依次点亮,再从右到左依次点亮,再从中间到两边依次点亮,最后从两边到中间依次点亮的循环点亮流程。
所属分类:
其它
发布日期:2011-11-22
文件大小:2048
提供者:
verionfeng
数字IC设计流程整理
1、 需求分析。分析用户或市场的需求,并将其翻译成对芯片产品的技术需求。 2、 算法设计。设计和优化芯片中所使用的算法。这一阶段一般使用高级语言(如C\C++),利用算法级建模和仿真工具(如Matlab,SPW)进行浮点和定点的仿真,进而对算法进行评估和优化。 3、 架构设计。根据设计的功能需求和算法分析的结果,设计芯片的架构,并对不同的方案进行比较。选择性能价格最优方案。这一阶段可以使用SystemC语言对芯片价格进行建模和分析。 4、 RTL设计。使用HDL语言完成对设计实体的RTL级描述
所属分类:
硬件开发
发布日期:2012-03-08
文件大小:37888
提供者:
messy11
USB1.1 OTG控制器IP核的设计
本文重点讨论了设计的整个流程,首先归纳和总结了USB 规范及OTG1.0补充 协议,分析了 USB1.1 OTG 控制器应具有的主要功能。在此基础上,采用自主设计 的体系结构对USB1.1 OTG 控制器进行了系统级设计,采用TOP-DOWN的方式完 成了控制器的模块划分,系统共分为六个一级子模块,每个一级子模块又划分为若 干个二级子模块,比较详细地描述了它们所实现的功能。接下来对控制器进行模块 及系统的RTL 级描述,采用Verilog HDL编写了程序代码。在模块的功能仿真方面, 采用Ve
所属分类:
嵌入式
发布日期:2013-02-28
文件大小:979968
提供者:
kezhibin123
vhdl教程 挺好的资源
vhdl学习资料,大家喜欢就看看吧VHDL培训教程 第一讲、VHDL简介及其结构 第二讲、VHDL中的对象、操作符、数据类型 第三讲、VHDL中的控制语句及模块 第四讲、状态机的设计VHDL培训教程 欢迎参加VHDL培训 浙江大学电子信息技术研究所 电子设计自动化(EDA)培训中心 编写:王勇 TEL:7951949或7951712 EMAIL:wangy@isee.zju.edu.cn第一讲、VHDL简介及其结构 • 通过本课的学习您可以了解以下几点 1、VHDL 的基本概念 2、VHDL的
所属分类:
C
发布日期:2008-10-27
文件大小:490496
提供者:
ylw51100
基于FPGA设计数字信号处理
基于FPGA设计数字信号处理,包含了绝大多数数字信号处理流程。对混频信号的产生、去直流、采样、滤波、加窗、FFT、画相位谱、画幅度谱做了很好的处理,源代码完全公开。代码采用VERILOG语言编写,清晰明了,整个处理过程经过多次验证。
所属分类:
硬件开发
发布日期:2019-03-18
文件大小:167772160
提供者:
atshenshilin
verilog代码风格VerilogCodingStyle
verilog代码风格VerilogCodingStyle目录 Verilog hdl程序风格指导 目录 1.引言. 般的指导方针 命名规则 注释 格式 ·· 有限状态机实现风格 文件和目录结构 13444566777 3.逻辑实现.. 设计方法 组合逻辑… 时序逻辑 4. Verilog结构 赋值 always块 ······:4·····.·····.+·::·:···+·4··· ..···· 语句 if-then-else语句 端口声明 13 函数( function)和任务(task)
所属分类:
硬件开发
发布日期:2019-09-02
文件大小:477184
提供者:
drjiachen
Verilog 代码编写
数字IC培训课程体系 课程 内容 课时(每课时两节课) 第一阶段,语言及工具基础。 Verilog/VHDL 复习基本编程语言,熟练掌握基本模块的RTL设计流程。 2课时 ISE/vivado 工具的使用, coregenerator、DCM等功能使用,top文件编写,基本的综合、布局布线、约束、错误排查,bit文件生成/下载。 3课时 Modsim/VCS 仿真工具基本功能介绍,仿真程序编写,仿真时序分析 2课时 Synplify/DC 熟悉基本综合工具使用,讲解FPGA与ASIC的区别(cl
所属分类:
硬件开发
发布日期:2019-09-01
文件大小:199680
提供者:
drjiachen
Verilog代码的编写流程
如何编写一个Verilog代码?
所属分类:
其它
发布日期:2020-08-02
文件大小:23552
提供者:
weixin_38742520
单线LED调光芯片的设计与实现
本文介绍了一个将发送的归零码信号调制为PWM的LED点光源芯片,主要由信号的采集、编码、PWM调制、显示这几部分构成。文章利用ALTERA公司的QuartusII平台,通过Verilog硬件描述语言,并采用Cyclone系列的EP1C12Q240C8N器件完成了电路设计、代码编写等主要流程,且在Modelsim里完成了功能验证并给出了仿真波形。通过电路仿真和硬件测试验证了设计的正确性。
所属分类:
其它
发布日期:2020-08-29
文件大小:205824
提供者:
weixin_38693657
专用芯片技术中的单线LED调光芯片的设计与实现
摘要:本文介绍了一个将发送的归零码信号调制为PWM的LED点光源芯片,主要由信号的采集、编码、PWM调制、显示这几部分构成。文章利用ALTERA公司的QuartusII平台,通过Verilog硬件描述语言,并采用Cyclone系列的EP1C12Q240C8N器件完成了电路设计、代码编写等主要流程,且在Modelsim里完成了功能验证并给出了仿真波形。通过电路仿真和硬件测试验证了设计的正确性。 1.引言 LED以其使用时间长、大视角、高亮度、色彩斑斓等特点而在近年来迅速的发展,它是继白
所属分类:
其它
发布日期:2020-10-20
文件大小:202752
提供者:
weixin_38707153
从赛灵思FPGA设计流程看懂FPGA设计
利用XilinxISE软件开发FPGA的基本流程包括代码输入、功能仿真、综合、综合后仿真、实现、布线后仿真与验证和下班调试等步骤。如下图所示。FPGA的设计可以直接画原理图,但是这种方法在比较复杂的系统的情况下,原理图相当复杂,所以慢慢被淘汰,ISE保留这一功能。现在FPGA的设计输入主要是Verilog和VHDL硬件语言。Verilog语言语法简单,在亚洲区域使用比较广泛;VHDL被IEEE和美国国防部确认为标准硬件描述语言,在欧洲区域比较常见。在基本的FPGA模块编写完成后,要使用仿真工具对
所属分类:
其它
发布日期:2021-02-24
文件大小:361472
提供者:
weixin_38530211