您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于VerilogHDL的FIR数字滤波器设计与仿真

  2. 本文主要分析了FIR 数字滤波器的基本结构和硬件构成特点, 简要介绍了FIR 滤波器实现的方式优缺点; 结Altera 公司的Stratix 系列产品的特点, 以一个基于MAC 的8阶FIR 数字滤波器的设计为例, 给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法, 并且QuartusII 的集成开发环境下编写HDL 代码, 进行综合;QuartusII内部的仿真器对设计做脉冲响应仿真和验证。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-18
    • 文件大小:130kb
    • 提供者:xchust2006
  1. VerilogHDL编写的FIR数字滤波器

  2. verilog 数字系统设计的FIR数字滤波器
  3. 所属分类:专业指导

    • 发布日期:2010-01-23
    • 文件大小:3kb
    • 提供者:nkkun
  1. IIR数字滤波器的verilog实现

  2. 讲述了IIR数字滤波器的verilog实现过程
  3. 所属分类:专业指导

    • 发布日期:2010-09-01
    • 文件大小:355kb
    • 提供者:sandra_xie
  1. FPGA的Verilog数字滤波器的编程

  2. FPGA的Verilog数字滤波器的编程
  3. 所属分类:专业指导

    • 发布日期:2012-05-16
    • 文件大小:673kb
    • 提供者:zhihengxi
  1. verilog数字滤波器

  2. verilog数字滤波器讲的是如何用verilog语言进行fir数字滤波器的设计和实现
  3. 所属分类:嵌入式

    • 发布日期:2012-06-09
    • 文件大小:4mb
    • 提供者:yanyuwei_love
  1. FIR 数字滤波器

  2. FIR滤波器verilog源代码,经过fpga验证可以被综合。
  3. 所属分类:硬件开发

    • 发布日期:2012-07-08
    • 文件大小:5kb
    • 提供者:fx10001
  1. 11 阶FIR 数字滤波器

  2. 11 阶FIR 数字滤波器
  3. 所属分类:其它

    • 发布日期:2013-07-25
    • 文件大小:1kb
    • 提供者:gt86095296
  1. 基于Ve ri l og H DL的FI R数字滤波器设计与仿真

  2. 本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了nR滤波器实现的方式优缺点;结合Ahera 公司的Stratix系列产品的特点.以一个基于MAC的8阶nR数字滤波器的设计为例,给出了使用Verilog硬件描述语言进 行数字逻辑设计的过程和方法。并且在QuartuslI的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器 对设计做脉冲响应仿真和验证。
  3. 所属分类:硬件开发

    • 发布日期:2014-01-11
    • 文件大小:170kb
    • 提供者:gaoxia729
  1. 基于FPGA的FIR数字滤波器的设计

  2. 在FPGA的设计中,采用了层次化、模块化的设计思想,将整个滤波器划分为多个功能模块,利用Verilog语言和原理图输入两种设计技术进行了各个功能模块的设计,并用MATLAB、QuartusII软件进行了仿真。最终完成了FIR数字滤波器的系统设计。
  3. 所属分类:专业指导

    • 发布日期:2014-06-08
    • 文件大小:1mb
    • 提供者:u010683774
  1. verilog数字滤波器

  2. 你绝对值得拥有的verilog数字滤波器专业讲义
  3. 所属分类:专业指导

    • 发布日期:2015-12-09
    • 文件大小:4mb
    • 提供者:qq_22047685
  1. 数字滤波器的MATLAB与FPGA实现——AlteraVerilog版

  2. 是学习用硬件语言Verilog实现滤波器的不错参考资料
  3. 所属分类:嵌入式

    • 发布日期:2017-08-29
    • 文件大小:45mb
    • 提供者:ywylxj
  1. 数字滤波器的MATLAB与FPGA实现代码

  2. 以Altera公司的FPGA器件为开发平台,采用MATLAB及Verilog语言为开发工具,详细阐述了数字滤波器技术的FPGA实现原理、结构、方法和仿真测试过程,并通过大量工程实例分析FPGA实现过程中的具体技术细节,有完整的MATLAB及Verilog实例工程代码,有利于工程技术人员学习参考。
  3. 所属分类:其它

    • 发布日期:2017-10-23
    • 文件大小:48mb
    • 提供者:winlive2013
  1. 数字滤波器实现

  2. 数字滤波器的matlab与fpga实现,altera verilog版本,
  3. 所属分类:其它

    • 发布日期:2018-08-12
    • 文件大小:69mb
    • 提供者:qq_36119711
  1. 数字滤波器的MATLAB与FPGA实现

  2. 利用MATLAB和FPGA共同实现数字滤波器的设计,FPGA端利用verilog语言实现
  3. 所属分类:其它

    • 发布日期:2018-10-11
    • 文件大小:69mb
    • 提供者:qq_27261717
  1. 数字滤波器的MATLAB与FPGA实现 Altera Verilog版 2015年版

  2. 《数字滤波器的MATLAB与FPGA实现——AlteraVerilog版》
  3. 所属分类:其它

    • 发布日期:2019-08-17
    • 文件大小:76mb
    • 提供者:lf12345678910
  1. 基于FPGA的FIR数字滤波器设计与仿真

  2. 采用改进并行分布式算法设计了一种16抽头FIR数字低通滤波器,首先用Matlab工具箱中的FDATool设计滤波器系数,然后使用硬件描述语言Verilog HDL和原理图,实现了子模块和系统模块设计,在Matlab与QuartusII中对系统模块进行联合仿真。仿真结果表明,设计系统性能稳定,滤波效果良好,且实用性较强。
  3. 所属分类:其它

    • 发布日期:2020-08-28
    • 文件大小:268kb
    • 提供者:weixin_38645379
  1. 数字滤波器verilog代码

  2. 数字滤波器verilog代码
  3. 所属分类:硬件开发

    • 发布日期:2016-07-12
    • 文件大小:10kb
    • 提供者:wudw0919
  1. 基于Verilog HDL的FIR数字滤波器设计与仿真

  2. 本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:147kb
    • 提供者:weixin_38548421
  1. 数字滤波器AlteraVerilog版.zip

  2. 该资源是杜勇老师的《数字滤波器设计的MATLAB与FPGA实现》一书的参考代码,用到的软件是quartus,用到的语言是Verilog。
  3. 所属分类:电信

    • 发布日期:2020-12-16
    • 文件大小:48mb
    • 提供者:dovings
  1. 单片机与DSP中的基于Verilog HDL的FIR数字滤波器设计与仿真

  2. 摘要:本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证       关键词:CPLD/FPGA  Verilog HDL  FIR  仿真      
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:193kb
    • 提供者:weixin_38752074
« 12 3 4 »