您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA/VHDL/Verilog/CPLD/及应用电子课件

  2. 1.1可编程逻辑器件概述 1.2 FPGA的设计方法与要求 1.3 FPGA的设计流程 1.3.5 嵌入微处理器的FPGA设计流程 1.4 FPGA的设计工具 2.1 Xilinx FPGA器件 2.1.2 SpartanⅡ和SpartanⅡE系列产品 2.2.1 FLEX系列产品 2.2.3 ACEX1K系列产品 2.2.7 Stratix系列产品 3.1 基于ISE5.2的输入方法 3.1.2 HDL语言输入 3.1.3 状态图输入 3.1.4 IP复用 3.2 基于Quartus的设计输
  3. 所属分类:硬件开发

    • 发布日期:2009-09-25
    • 文件大小:12mb
    • 提供者:ccpqpq
  1. FPGA IC设计基础

  2. 作为一名IC设计者,应当精通电路基本机构,硬件设计语言,EDA工具,应用协议等工具,本书从工程开发角度出发,结合试机,系统的介绍了这些内容,课帮助读者标准化这些流程。 共分7章。第一章介绍了IC设计流程,常用工具的使用,verilog设计语言;第二章介绍了时序电路的设计;第三章对综合工具DC进行说明,并分析了基本语言结构的硬件实现;第四章给出了一些常用模块的构造;第五章对存储器的结构及设计进行了说明;第六章介绍了图像视频芯片的设计;第七章介绍了CISC处理器和RISC处理器的设计。 突出应用,
  3. 所属分类:嵌入式

    • 发布日期:2009-11-30
    • 文件大小:6mb
    • 提供者:zsh0422
  1. Verilog_HDL教程

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:4mb
    • 提供者:yanlihui13579
  1. 华中科技大学VERILOG课件

  2. 华中科技大学电子科学与技术系课件 主讲老师:刘政林 郑朝霞 1,Verilog HDL硬件描述语言基本语法 2,常见电路如加法器、多路选择器、计数器、D锁存器、D触发器、分频电路、序列检测器的Verilog描述及其对应的电路结构 3,组合逻辑电路、时序逻辑电路对应的Verilog描述及其可综合风格; 4,数字电路测试方法与测试模块的编写; 5,数字电路设计仿真工具、综合工具原理与使用; 6,数字电路的FPGA设计原理、方法及其相应工具的使用;
  3. 所属分类:嵌入式

    • 发布日期:2010-05-24
    • 文件大小:8mb
    • 提供者:yan_n
  1. SystemVerilog 与Verilog 描述状态机(FSM) 之比较

  2. 由于状态机不仅是一种电路的描述工具,而且也是一种思想方法,因而在电路设计的系统级和RTL 级有着 广泛的应用。如何编写出高质量、易维护和可复用的RTL 级代码,这既对硬件工程师提出了新的挑战,又对硬件 描述语言的抽象层次、语义及语法也提出了更高的要求。本文详细描述了如何使用新的SystemVerilog 来构建 FSM 的寄存器传输级(RTL) 编码技术,并且将现存有效的RTL 编码风格与新的增强的SystemVerilog 编码风格进 行比较,以显示SystemVerilog 在构建FSM
  3. 所属分类:专业指导

    • 发布日期:2010-11-23
    • 文件大小:228kb
    • 提供者:facai_sdu
  1. 复杂数字逻辑系统的VerilogHDL设计技术和方法

  2. 本书着重介绍进入20世纪90年代后才开始在美国等先进的工业国家逐步推广的用硬件描述语言(Verilog HDL)建模、仿真和综合的设计方法和技术。本书从算法和计算的基本概念出发,讲述把复杂算法逐步分解成简单的操作步骤,最后由硬线逻辑电路系统来实现该算法的技术和方法。这种硬线逻辑电路系统就是广泛应用于各种现代通信电子设备与计算机系统中的专用集成电路(ASIC)或FPGA。主要内容包括:基本概念、Verilog HDL的基本语法、不同抽象级别的Verilog HDL模型以及有限状态机和可综合风格的
  3. 所属分类:其它

    • 发布日期:2011-01-04
    • 文件大小:7mb
    • 提供者:wmwby
  1. Verilog_HDL经典教程实用手册

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2011-06-02
    • 文件大小:4mb
    • 提供者:heirfr
  1. Verilog设计风格讲座

  2. Verilog电路系统设计风格,日本人写的,有有助于初学者
  3. 所属分类:嵌入式

    • 发布日期:2011-08-06
    • 文件大小:14mb
    • 提供者:wjw19891012
  1. Verilog_HDL教程.pdf

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2012-03-12
    • 文件大小:4mb
    • 提供者:lzj1987
  1. Verilog HDL全部课程讲义PDF文档

  2. Verilog HDL课程讲义目录如下: 3.4-硬件描述语言与数字系统设计 5.6-硬件描述语言与数字系统设计 7.8-硬件描述语言与数字系统设计-例化方法-S2P例子 9-组合逻辑的Verilog语言描述 10-综合与静态时序分析 11.12-Verilog的可综合描述风格 13.14-硬件描述语言与数字系统设计-状态机的结构与设计 15.16-习题课-计数器-分频器-串并电路转化 16-可编程逻辑器件FPGA原理-ISE安装使用 17-储存器 18-常见公司数字IC设计招聘题目 20-总
  3. 所属分类:专业指导

    • 发布日期:2013-12-26
    • 文件大小:12mb
    • 提供者:u011632925
  1. Verilog HDL

  2. 全书共分为六章,第一章为 Verilog HDL设计方法概述;第二章介绍Verilog HDL的基本语法;第三章介绍不同抽象级别的Verilog HDL模型;第四章讲述有限状态机和可综合风格的Verilog HDL;第五章为可综合的Verilog HDL设计实例(简化的RISC-CPU设计简介);第六章介绍虚拟器件和虚拟接口模块。书中各章都有大量的例题,每章后还附有思考题,可以帮助读者理解书中的基本概念并掌握设计从简单到非常复杂的各种风格模块的技术。本书面向的对象是大学电子类和计算机工程类本科
  3. 所属分类:C

    • 发布日期:2009-04-18
    • 文件大小:4mb
    • 提供者:wdd3214809