您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 赛灵思为PCI EXPRESS提供全面开发套件

  2. 中国北京 - 全球可编程解决方案领导厂商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出基于业界第一个列入PCI SIG:registered:集成商列表的65nm FPGA— Virtex:trade_mark:-5的 PCI Express:registered:开发套件。包括一个开发套件和协议包文件在内的完全解决方案可帮助设计人员加快1-8路 PCIe:registered: 应用的设计,可帮助客户加快通信和网络、视频和广播、存储和计算、工业以及航空和国防等多
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:134144
    • 提供者:weixin_38526208
  1. 通信与网络中的GE Fanuc智能平台发布GHz数字接收PMC/XMC模块

  2. ICS-8551 提供先的 ADC 性能双或四通道操作取样频率最高达 3.0 GHzXilinx Virtex-4 FPGA 便于用户开发10 MHz TCXO 取样频率参考振荡器。   GE Fanuc 智能平台近日发布了 ICS-8551 加固型 ADC PMC/XMC 模块,再次向业界证明了公司在高性能模数转换(ADC)解决方案方面的领导地位。ICS-8551专为严苛环境设计,提供双或四通道操作,四通道采样频率1.5 GHz,双通道采样频率 3 GHz, 适用于光谱监测、信号智能、战场
  3. 所属分类:其它

    • 发布日期:2020-11-29
    • 文件大小:58368
    • 提供者:weixin_38575421
  1. EDA/PLD中的Xilinx推出针对Intel前端总线(FSB)的FPGA加速解决方案

  2. 赛灵思公司宣布开始正式发放高性能计算行业首款针对Intel前端总线(FSB)的FPGA加速解决方案商业许可。基于高性能65nm Virtex:trade_mark:-5 平台 FPGA 和Intel:registered: QuickAssist技术,赛灵思公司的加速计算平台(Accelerated Computing Platform, ACP)M1许可包支持实现全速1066MHz FSB性能。ACP M1许可包目前已开始向系统集成商提供,支持他们进行解决方案的开发,以提高基于Intel处理器
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:66560
    • 提供者:weixin_38603704
  1. IDT推出首个具有250MHz基准时钟的抖动衰减器

  2. IDT:trade_mark: 公司宣布,推出为赛灵思 Virtex:trade_mark:-4 系列现场可编程门阵列(FPGA)优化的抖动衰减器(ICS874003-02)。该元件可支持 PCI Express:registered:(PCIe:registered:),是业界首个具有衰减或“清除”100 MHz PCIe 输入时钟抖动,同时将其转换成 250 MHz LVDS 输出能力的计时器件。信号抖动的消除有助于原始设备制造商采用 Virtex-4 RocketIO:trade_mark
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:37888
    • 提供者:weixin_38619613
  1. 单片机与DSP中的Xilinx 新版DSP开发工具可提升DSP性能达38%

  2. 赛灵思公司(Xilinx, Inc.)今天宣布其DSP开发工具可将多速率DSP设计的Fmax性能提升高达38%,同时还大大提高了易用性。AccelDSP:trade_mark:综合工具和System Generator for DSP工具9.2版的发布,使Xilinx:registered: XtremeDSP:trade_mark: 解决方案的开发工具组件提供了更高的性能水平,同时两种工具间的集成也更为紧密,为同时使用MATLAB:registered: 和 Simulink:register
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:70656
    • 提供者:weixin_38651165
  1. EDA/PLD中的Altera高密度FPGA设计软件

  2. Altera近日推出Quartus II 5.0设计软件,显现出FPGA业首个增量编译特性。其提高了70%设计编译时间,使得应用Quartus II 5.0设计高密Stratix II的工程师能够便捷快速的完成设计编译。该版本软件的发行也有益于时序收敛、系统整合、外部处理器、I/O管脚设计等领域。    2004年,Quartus II软件技术领导地位的确立来源于其带来了70%商业增长。FPGA与可编程逻辑器期刊授予了Quartus II软件“Reader’s Chioce”荣誉。与使用IS
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:53248
    • 提供者:weixin_38677044
  1. EDA/PLD中的Xilinx 推出新版本ISE 9.1i

  2. 赛灵思公司(Xilinx, Inc)今天推出业界应用最广泛的集成软件环境(ISE:trade_mark:)设计套件的最新版本ISE 9.1i。新版本专门为满足业界当前面临的主要设计挑战而优化,这些挑战包括时序收敛、设计人员生产力和设计功耗。除了运行速度提高2.5倍以外,ISE 9.1i还新采用了SmartCompile 技术,因而可在确保设计中未变更部分实施结果的同时,将硬件实现的速度再提高多达6倍。同时,ISE 9.1i 还优化了其最新65nm Virtex:trade_mark:-5 平台独
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:87040
    • 提供者:weixin_38652270
  1. 基于光纤通道数据收发系统的设计与实现

  2. 本论文基于对航空航天电子环境下数据高速传输的目的,通过对光纤通道协议FC-AE-1553(Fibre Channel- Avionics Environment)协议分析的基础上,采用了以Xilinx公司的Virtex-4系列芯片XC4VFX60作为核心器件,通过ISE进行verilog代码编写的方法,提出一种数据收发系统的硬件设计方案,通过chipscope对该数据收发系统进行上板调试和验证,最终实现数据高速传输,串行数据传输速率达到1.062 5 Gb/s,得出该数据收发系统设计的可行性。
  3. 所属分类:其它

    • 发布日期:2021-01-28
    • 文件大小:1048576
    • 提供者:weixin_38743119
  1. 基于FPGA 的AES硬件实现及优化

  2. AES(Advanced Encryption Standard)是一种非常流行的对称加密算法,字节替换是AES算法中十分重要的部分。针对采用复合域方法来实现字节替换吞吐率小的问题,本文利用先计算的方法进行了5级轮内流水线设计,去除关键路径上的一些计算来降低关键路径延迟提高吞吐率。在FPGA器件Virtex-6 XC6VLX240T上,通过Xilinx ISE 14.7进行仿真实验,结果表明在面积增加相对不大的情况下,提高了吞吐率以及吞吐率/面积比。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:838656
    • 提供者:weixin_38599518
  1. Altera高密度FPGA设计软件

  2. Altera近日推出Quartus II 5.0设计软件,显现出FPGA业增量编译特性。其提高了70%设计编译时间,使得应用Quartus II 5.0设计高密Stratix II的工程师能够便捷快速的完成设计编译。该版本软件的发行也有益于时序收敛、系统整合、外部处理器、I/O管脚设计等领域。    2004年,Quartus II软件技术领导地位的确立于其带来了70%商业增长。FPGA与可编程逻辑器期刊授予了Quartus II软件“Reader’s Chioce”荣誉。与使用ISE 7.
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:51200
    • 提供者:weixin_38556205
  1. Xilinx推出针对Intel前端总线(FSB)的FPGA加速解决方案

  2. 赛灵思公司宣布开始正式发放高性能计算行业首款针对Intel前端总线(FSB)的FPGA加速解决方案商业许可。基于高性能65nm Virtex:trade_mark:-5 平台 FPGA 和Intel:registered: QuickAssist技术,赛灵思公司的加速计算平台(Accelerated Computing Platform, ACP)M1许可包支持实现全速1066MHz FSB性能。ACP M1许可包目前已开始向系统集成商提供,支持他们进行解决方案的开发,以提高基于Intel处理器
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:65536
    • 提供者:weixin_38631729
  1. 可编程逻器件应用SRLC 16

  2. 在Xilinx的FPGA中,4输入的查找表可以配置成一个16位的移位寄存器来使用。这对于一些移位寄存器应用很多的场合,可有效地提高资源的利用率,节省逻辑资源。本节将会以4输入的查找表为例,详细介绍SRLC16的应用。对于更多输入的查找表,如Virtex-5的6输入查找表可以实现SRLC32,原理同SRLC16一样。SRLC16是Xilinx在FPGA独有的一种资源。   4输入查找表实现的SRLC16的基本结构如图1所示。移位寄存器的输入可以是SHIFTIN或是DI,4位地址可以选择内部的16
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:191488
    • 提供者:weixin_38546459
  1. Pentek推出7141-703 PMC/XMC软件无线电收发器

  2. 拥有VME板级技术的Pentek公司近日推出其7141-703 PMC/XMC模块。该模块采用了两个14位、125MHz A/D转换器和一个Xilinx公司的Virtex-II Pro现场可编程门阵列(FPGA),完全符合ANSI/VITA 20传导冷却规范和ANSI/VITA 42 XMC规范要求,是一款耐用的模块。该模块与cPCI和VME基板皆兼容。   这是一款完整的软件无线电收发器,可用于恶劣环境,符合ANSI/VITA 20传导冷却PMC规格。所用的两个低功耗14位A/D转换器的取样速
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:39936
    • 提供者:weixin_38661008
« 1 2 ... 11 12 13 14 15 16»