您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. AMBA_3.0_AXI总线接口协议的应用和研究

  2. 摘要:本文介绍了AMBA3.0AXI的结构和特点,分析了新的AMBA3.0AXI协议相对于AMBA2.0的优点。它将革新未来高 性能SOC总线互连技术,其特点使它更加适合未来的高性能、低延迟设计。最后介绍了基于AXI协议的设计实例,探讨了利 用IP复用技术和DesginWareIP搭建基于AXI协议的SOC系统。
  3. 所属分类:硬件开发

    • 发布日期:2011-11-10
    • 文件大小:487kb
    • 提供者:david8208016
  1. AXI 总线接口标准

  2. AMBA3.0 AXI总线接口标准,高性能IP接口设计时做参考。
  3. 所属分类:硬件开发

    • 发布日期:2013-07-19
    • 文件大小:740kb
    • 提供者:zjuhopper
  1. AMBA AXI3总线协议

  2. AMBA AXI3总线协议的SLAVE接口模型,内含有testbench已经进行了仿真验证
  3. 所属分类:硬件开发

    • 发布日期:2013-12-26
    • 文件大小:9kb
    • 提供者:lifeice
  1. ZED Board AXI-HP通信例子

  2. 用Vivado IPI搭建的Zynq-7000 PS到PL通信过程,使用了AXI-HP接口,利用AXI-DMA IP实现直接读写DDR的过程,软件可以配置传输尺寸,并实现Cache一致性协议。
  3. 所属分类:硬件开发

    • 发布日期:2015-08-08
    • 文件大小:32mb
    • 提供者:kkk584520
  1. ZED Board实现AXI-ACP通信例子

  2. 用Vivado IPI搭建的Zynq-7000 PS到PL通信过程,使用了AXI-ACP接口,利用AXI-DMA IP实现直接读写DDR的过程,软件可以配置传输尺寸,与AXI-HP不同的是,这个工程由硬件(PS的SCU单元)实现Cache一致性协议,因此软件方面得以简化。
  3. 所属分类:硬件开发

    • 发布日期:2015-08-08
    • 文件大小:32mb
    • 提供者:kkk584520
  1. axi接口 ddr3

  2. axi接口 ddr3 xapp739_axi_mpmc
  3. 所属分类:硬件开发

    • 发布日期:2016-01-09
    • 文件大小:15mb
    • 提供者:dengxf01
  1. AXI总线接口信号描述

  2. 这个文档是有关AXI4总线读写信号和低功耗信号的描述
  3. 所属分类:C++

    • 发布日期:2016-03-09
    • 文件大小:21kb
    • 提供者:chuhang_zhqr
  1. AMBA-AXI总线详解

  2. AMBA-AXI总线详解,里面介绍了AXI总线的接口标准和协议标准,还有一些时序的介绍
  3. 所属分类:硬件开发

  1. AMBA-AXI总线详解

  2. AXI4 协议是对 AXI3 的更新,在用于多个主接口时,可提高互连的性能和利用率。它包括以下增强功能: 对于突发长度,最多支持 256 位,发送服务质量信号,支持多区域接口
  3. 所属分类:硬件开发

    • 发布日期:2017-10-17
    • 文件大小:1mb
    • 提供者:aaaaaaaa585
  1. XILINX FPGA HLS例程

  2. xilinx fpga hls例程,包括hls优化,fir滤波、mat乘法实现、axi接口使用例程,汉明窗等等
  3. 所属分类:硬件开发

    • 发布日期:2017-10-28
    • 文件大小:19mb
    • 提供者:weiguohuaa1
  1. CPRI AXI 管理接口 读写接口 转换

  2. xilinx公司的CPRI核采用AXI接口做为管理接口,该代码把AXI接口转换为一般的读写管理接口
  3. 所属分类:硬件开发

    • 发布日期:2018-06-22
    • 文件大小:2kb
    • 提供者:qzytdj
  1. ZYNQAXIliteEEPROM控制模块

  2. 在ZYNQ PL端生成arm AXI接口的EProm 控制器,并在ps端写了API,可由一行代码控制读取并接收写入完成中断和接收完成中断
  3. 所属分类:硬件开发

    • 发布日期:2018-11-06
    • 文件大小:31mb
    • 提供者:qq_37965406
  1. AXI-protocol-翻译.pdf

  2. 全中文的,对xilinx的AXI接口的详细中文介绍,包括各种模式,欢迎下载阅读! AMBA AXI 协议以高性能,高频系统设计为目标,提供了很多适合高速亚微型系统 互连的特征。 AXI 协议是基于burst 的,每个交易都包括一些地址和控制信息描述了需要传输的 数据的特征,这些地址和控制信息被放在地址通道上。数据在主设备和从设备之间传输, 主设备通过写数据通道写数据到从设备,通过读数据通道从从设备读取数据。写交易中, 所有数据流从主设备流向从设备,AXI 协议提供一个额外的写响应通道
  3. 所属分类:硬件开发

    • 发布日期:2020-02-22
    • 文件大小:330kb
    • 提供者:wcb5658
  1. 802.11ax_WiFi样机MAC层接口设计与实现_谢征.caj

  2. 讲述了802.11ax协议中mac层接口的实现,涉及到DMA,PCIE,AXI等总线技术
  3. 所属分类:硬件开发

    • 发布日期:2019-07-20
    • 文件大小:3mb
    • 提供者:xujunying2016
  1. AXI Advanced eXtensible Interface协议文件

  2. AXI是高级扩展接口,在AMBA3.0中提出,AMBA4.0将其修改升级为AXI4.0。AMBA4.0 包括AXI4.0、AXI4.0-lite、ACE4.0、AXI4.0-stream。AXI(Advanced eXtensible Interface)是一种总线协议,该协议是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)3.0协议中最重要的部分,是一种面向高性能、高带宽、低延迟的片内总线。它的地址/控制和数据相位是分离的,支持不
  3. 所属分类:互联网

    • 发布日期:2020-06-08
    • 文件大小:2mb
    • 提供者:qq_39019895
  1. pg153-axi-quad-spi.pdf

  2. 当我们在设计中使用Zynq SoC或Zynq UltraScale + MPSoC时,可以有两种方法来实现SPI接口: 使用PS端的SPI控制器(PS端有两个SPI控制器) 在PL端使用配置成标准SPI通信的AXI Quad SPI (QSPI) IP模块 我们可以根据应用的要求来选择使用哪种方法实现SPI控制器。两种SPI的实现方式都支持四种SPI模式,并且都可以作为SPI主设备或SPI从设备。下表列出了它们之间的一些差异:
  3. 所属分类:嵌入式

    • 发布日期:2020-06-28
    • 文件大小:2mb
    • 提供者:qq451882471
  1. MIG控制器AXI接口控制设计

  2. FPGA实现MIG控制器AXI接口设计,实现DDR突发传输,调试OK,适用于大项目中DDR控制使用。
  3. 所属分类:电信

  1. AXI master接口读取PS DDR

  2. 文件为PL侧读写PS交互的工程代码,外部为读写FIFO接口,可通过设置读取地址,长度等信息搬运PS侧数据至PL FIFO,方便后续数据处理操作,转stream协议格式等
  3. 所属分类:硬件开发

    • 发布日期:2020-11-18
    • 文件大小:11kb
    • 提供者:quhai1340
  1. pg090-axi-iic.pdf

  2. Xilinx官方的IIC接口IP的datasheet,不要积分。
  3. 所属分类:硬件开发

    • 发布日期:2021-03-23
    • 文件大小:1mb
    • 提供者:mikusic
  1. AXI4:AXI4完整,精简版和AxiStream验证组件。 AXI4接口主机,响应器和内存验证组件。 AxiStream发送器和接收器验证组件-源码

  2. AXI4验证组件库 AXI验证组件库实现了以下验证组件: 掌握爆裂 带有突发的内存响应器 交易响应者-不爆裂 掌握 记忆回应者 交易响应者 发射机 接收者 包括测试台 测试平台位于Git存储库中,因此您可以运行模拟并查看有关如何使用模型的实时示例。 AXI项目结构 AXI4 常见的src 轴4 src 试验台 Axi4Lite src 试验台 AxiStream src 试验台 建筑依赖 在构建此项目之前,必须按顺序构建以下库 有关构建OSVVM库的简单方法,请参见库。 AXI
  3. 所属分类:其它

    • 发布日期:2021-03-04
    • 文件大小:435kb
    • 提供者:weixin_42098759
« 12 3 »