您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 本人整理的电源完整性设计

  2. 电源完整性设计,电源完整性设计,电源完整性设计!!
  3. 所属分类:专业指导

    • 发布日期:2009-06-06
    • 文件大小:304kb
    • 提供者:myeclipselinux1
  1. pcb检查表(电路设计后期必备)

  2. 一些PCB后期检查规范,电路设计后期检查必备。
  3. 所属分类:专业指导

    • 发布日期:2010-04-17
    • 文件大小:281kb
    • 提供者:miss821
  1. bandgap版图设计

  2. 本论文首先介绍半导体制造技术、模拟IC版图设计的基本流程,然后通过bandgap的单元版图设计到整体版图设计流程具体介绍模拟版图设计的一些细节和一些问题的解决方法,最后介绍一些平面布局及封装技术。 本设计使用cadence 全定制设计工具IC610进行bandgap的版图设计,其后使用diva对版图进行物理验证。
  3. 所属分类:制造

    • 发布日期:2010-08-04
    • 文件大小:922kb
    • 提供者:lajifm
  1. Verilog_HDL综合设计实践

  2. Verilog HDL是一种硬件描述语言(HDL:Hardware Discr iption Language),是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。 Verilog HDL和VHDL是目前世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由Gateway Design Automation公司(该公司于1989年被Cadence公司收购)开发。两种HDL均为IEEE标准。
  3. 所属分类:C/C++

  1. Allegro_PCB设计

  2. Allegro_PCB设计 本章主要讲解如何使用Cadence公司的PCB Editor软件来进行印制电路板(PCB)的设计。由于前面已经讲述了焊盘以及PCB封装的制作,本章主要讲解如何创建PCB外形框图符号、PCB Editor的使用、PCB设计的规则设置以及PCB设计的布局、布线等几个方面。 对于一个项目的设计,如果把原理图的设计看作设计的前端,那么PCB设计就是这个项目的后端,PCB设计是由原理图设计来约束、决定的,一个项目的PCB设计是从原理图输出到PCB设计环境开始的。
  3. 所属分类:电子政务

    • 发布日期:2011-11-16
    • 文件大小:615kb
    • 提供者:wangfangtong
  1. 北京大学电路设计实习pdf

  2. 北京大学电路设计实习pdf cadence使用教程 入门手册
  3. 所属分类:硬件开发

  1. 北京大学ic设计

  2. cadence电路设计,主要是ic设计的
  3. 所属分类:3G/移动开发

    • 发布日期:2011-12-20
    • 文件大小:5mb
    • 提供者:chenzhiyong17
  1. 高速设计

  2. 高速设计
  3. 所属分类:硬件开发

  1. 孵化室温湿度监控系统设计

  2. 与传感器课设有关,利用温度传感器LM56来控制温度,利用湿敏传感器KSC-6V来控制湿度,用cadence画原理图。
  3. 所属分类:其它

    • 发布日期:2012-05-29
    • 文件大小:1mb
    • 提供者:l890924631128
  1. MARK点设计规范

  2. 这篇文章介绍了如何设计标准的MARK点,无论你是使用DXP powerPCB,还是cadence,都可以使用这个知识,都可应用,非常不错,强烈建议经常绘制PCB的工程师看看。
  3. 所属分类:硬件开发

    • 发布日期:2012-06-26
    • 文件大小:119kb
    • 提供者:boyfriendvip
  1. Allegro软件PCB设计流程步骤

  2. Allegro Cadence 软件 PCB设计 原理图设计 设计流程步骤
  3. 所属分类:硬件开发

    • 发布日期:2012-08-09
    • 文件大小:53kb
    • 提供者:wiljaminy
  1. Allegro软件PCB设计流程步骤

  2. Allegro软件PCB设计流程步骤
  3. 所属分类:硬件开发

    • 发布日期:2012-08-10
    • 文件大小:53kb
    • 提供者:wiljamin
  1. PCB设计大全:使用OrCAD Capture与PCB Editor[中文版].pdf

  2. PCB设计大全:使用OrCAD Capture与PCB Editor[中文版]
  3. 所属分类:专业指导

    • 发布日期:2012-08-19
    • 文件大小:33mb
    • 提供者:dzhvip
  1. Allegro引用设计模块

  2. Allegro的设计复用的资料不多,本资料专门多设计复用,做了详细的介绍
  3. 所属分类:硬件开发

    • 发布日期:2012-11-16
    • 文件大小:436kb
    • 提供者:lintek
  1. ARM11高速电路设计与仿真

  2. 现代电子设备正向小型化和多功能化方向发展,因而要求其印制电路板具有 高速、高集成度和高可靠性等特性。同时系统工作频率的提升和信号上升沿/下 降沿时间的缩短,使得互连线的传输线效应越来越明显,从而导致信号在传输过 程中产生反射、串扰等问题,甚至产生电源完整性问题和电磁干扰问题。仅仅根 据一些经验规则进行PCB设计很难保证不出现信号完整性问题,更无法保证电 源完整性和电磁兼容性。必须使用专业的仿真工具对PCB进行仿真以得出符合 各方面要求的设计规范。高速PCB设计的难点已从单纯的信号完整性问题,向
  3. 所属分类:硬件开发

    • 发布日期:2013-02-17
    • 文件大小:20mb
    • 提供者:pengwangguo
  1. PCB元件封装设计规范

  2. PCB元件封装设计规范.焊盘命名规则,用于cadence 16.3版本,PCB设计用到
  3. 所属分类:其它

    • 发布日期:2013-04-11
    • 文件大小:1mb
    • 提供者:xiaoyuan022
  1. Verilog数字VLS设计教程

  2. Verilog HDL是一种硬件描述语言(HDL:Hardware Descr iption Language),是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。 Verilog HDL和VHDL是目前世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由Gateway Design Automation公司(该公司于1989年被Cadence公司收购)开发。两种HDL均为IEEE标准。
  3. 所属分类:嵌入式

    • 发布日期:2013-10-29
    • 文件大小:38mb
    • 提供者:u012614829
  1. COMS集成电路设计_陈贵灿

  2. COMS集成电路设计 集成电路设计方法 设计技巧不同的设计方式数字电路 ic
  3. 所属分类:硬件开发

    • 发布日期:2015-08-14
    • 文件大小:13mb
    • 提供者:qq_30593429
  1. U盘设计文件(原理+PCB)Cadnece平台

  2. 基于cadence 设计的U盘,原理图,PCB图等,封装,尺寸及规格,很好的资源,
  3. 所属分类:硬件开发

    • 发布日期:2018-10-18
    • 文件大小:97kb
    • 提供者:webhostor
  1. 具有“良品率意识”的IC实现流程瞄准65nm设计

  2. Cadence公司的SoC Encounter GXL是可以在设计流程的不同阶段提供良品率分析和优化的工具。它能提供多模式和多角度的时序分析,并且最终可实现完整的统计时序分析,此外还具有时钟网格综合功能。 图1: 在设计中进行良品率分析。 Cadence设计系统公司承认,大批设计师不会购买其高端Encounter GXL系列工具,这种具有“良品率意识”的IC实现流程主要瞄准65nm及以下的设计。但是一小部分超大型设计加在一起也可以产生一笔不菲的收入。 Cadence前不久推出具
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:93kb
    • 提供者:weixin_38689824
« 12 3 4 5 6 7 8 9 10 ... 20 »