您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 让CPU占用率曲线听你指挥

  2. 写一个程序,让用户来决定 Windows 任务管理器(Task Manager)的CPU 占用率。程 序越精简越好,计算机语言不限。例如,可以实现下面三种情况: 1. CPU的占用率固定在50%,为一条直线; 2. CPU的占用率为一条直线,但是具体占用率由命令行参数决定(参数范围1~ 100); 1.1 让CPU 占用率曲线听你指挥 编程之美——微软技术面试心得 2 3. CPU的占用率状态是一个正弦曲线。
  3. 所属分类:专业指导

    • 发布日期:2009-05-30
    • 文件大小:537kb
    • 提供者:fundodo
  1. 带流水线的类MIPS CPU verilog源代码

  2. 1. 哈佛存储器结构,大端格式; 2. 类MIPS精简指令集,支持子程序调用和软中断; 3. 实现了乘除法; 4. 五级流水线,工作频率可达80MHz(每个时钟周期一条指令,不计流水线冲突)。 内含详细文档。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-12
    • 文件大小:703kb
    • 提供者:viggin
  1. CISC 和RISC是CPU的两种架构

  2. RISC(精简指令集计算机)和CISC(复杂指令集计算机)是当前CPU的两种架构。它们的区别在于不同的CPU设计理念和方法
  3. 所属分类:专业指导

    • 发布日期:2010-11-14
    • 文件大小:291kb
    • 提供者:gggggggggesvxz
  1. 精简8位CPU电路设计

  2. 8位cpu电路的设计,加减法 16*8的ROM设计与仿真
  3. 所属分类:其它

    • 发布日期:2011-04-28
    • 文件大小:895kb
    • 提供者:ylpj2011
  1. 快速精简系统批处理文件

  2. 不错的东西,快慢主要看你的cpu及是否渐渐过了
  3. 所属分类:桌面系统

    • 发布日期:2011-08-27
    • 文件大小:190kb
    • 提供者:AAA65266576
  1. 精简指令集的8位CPU的verilog源代码

  2. verilog设计的精简指令集8位CPU源代码,里面有验证平台,以及后端DC的综合报告,门级网表,以及覆盖率报告。
  3. 所属分类:硬件开发

    • 发布日期:2012-04-06
    • 文件大小:191kb
    • 提供者:j85148315
  1. 精简与复杂指令集CPU的比较.doc

  2. 精简与复杂指令集CPU的比较,对使用精简指令集开发还是复杂指令集开发软件做了较全面的分析。
  3. 所属分类:硬件开发

    • 发布日期:2013-03-23
    • 文件大小:73kb
    • 提供者:parsezsl
  1. 魅族MX 2.1.3 精简、超省电(ROM)文件

  2. 1.优化了MX手机的射频功率,wifi信号,网络信号。 2.优化了桌面的图标,宽顶栏。 3.优化了在手机待机下CPU频率,使其更加省电。 4.改善了屏幕的感光。
  3. 所属分类:Android

    • 发布日期:2013-07-23
    • 文件大小:14mb
    • 提供者:u011387317
  1. 四位精简指令集的cpu设计

  2. 四位cpu的设计,可以实现简单的指令,对于初学者是个不错的例子,使用VHDL语言
  3. 所属分类:硬件开发

    • 发布日期:2014-02-21
    • 文件大小:3mb
    • 提供者:u011044044
  1. 精简指令集CPU设计

  2. 实现的是精简指令集CPU的设计 包括25条普通指令还有5条特殊指令。push,pop call等等 采用vhdl语言
  3. 所属分类:硬件开发

    • 发布日期:2014-04-16
    • 文件大小:10kb
    • 提供者:u014659809
  1. Lattice超精简8位CPU设计,源代码和例程

  2. Lattice超精简8位CPU设计,仅用100个左右LUTS,可在CPLD上运行,可谓超牛的设计,无论是设计还是学习都有极高的参考价值
  3. 所属分类:硬件开发

    • 发布日期:2014-05-25
    • 文件大小:11mb
    • 提供者:u011499280
  1. cpu的verilog描述

  2. cpu的verilog描述,可以用modelsim模拟出结果波形的源代码。。。。。
  3. 所属分类:专业指导

    • 发布日期:2008-10-20
    • 文件大小:43kb
    • 提供者:areszn
  1. cpu精简指令verilog实现

  2. verilog实现cpu流水线执行模式,可实现部分精简cpu指令,用于nexy3板实现
  3. 所属分类:其它

    • 发布日期:2015-01-26
    • 文件大小:7kb
    • 提供者:u012488849
  1. 基于Vivado的精简指令CPU设计

  2. 利用Xilinx的Vivado套件(包括VivadoHLS)设计的精简指令集CPU架构,里面包含了各个模块所需的仿真文件。下载资源的人需要先了解一下ARM指令集与ARM架构。
  3. 所属分类:硬件开发

    • 发布日期:2015-09-09
    • 文件大小:978kb
    • 提供者:zhxiaoq9
  1. mysql占用CPU过高的解决办法(添加索引)

  2. 下面是MYSQL占用CPU高处理的一个例子,希望对遇到类似问题的朋友们有点启发。一般来说MYQL占用CPU高,多半是数据库查询代码问题,查询数据库过多。所以一方面要精简代码,另一方面最好对频繁使用的代码设置索引
  3. 所属分类:其它

    • 发布日期:2020-09-10
    • 文件大小:44kb
    • 提供者:weixin_38547887
  1. 嵌入式系统/ARM技术中的PowerPC家族新贵 IBM发布高性能嵌入式CPU

  2. PowerPC是一种精简指令集(RISC)架构的CPU,其基本的设计源自IBMPowerPC601微处理器POWER架构。被命名为PowerPC476FP的新款处理器内核的的出现让IBM和LSI有了在嵌入式方面的合作。并且,这一新型的PowerPC内核在其下一代网络应用的多核平台架构中使用。IBMPowerPC系列处理器,嵌入式处理器以及内核是IBMPower架构家族产品的一部分,其应用范围广泛,小到消费类电子,大到超级计算机。IBMPower架构作为开放式的微处理器架构,提供高性能以及低功耗应
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:42kb
    • 提供者:weixin_38560797
  1. EDA/PLD中的精简的FPGA编程方法

  2. 引言便携式、小型的仪表和设备是一个非常重要的应用领域,在未来一段时间内会有比较大的市场。而FPGA等现场可编程器件也是正在兴起与普及的一种器件,把FPGA更好地运用到上述仪表和设备中,可以减少这些仪器、设备的开发周期,大幅度提升这些仪器的性能,减少总成本和体积等。在许多应用场合,如大型设备中的板卡,比较适合采用标准的FPGA编程电路。但是对于便携式设备的应用场合,采用标准电路联系FPGA与CPU需要消耗的资源太多。许多DSP芯片只有2个通用I/O引脚,所以如果能只使用1~2个引脚就完成FPGA编
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:70kb
    • 提供者:weixin_38733281
  1. mysql占用CPU过高的解决办法(添加索引)

  2. 下面是MYSQL占用CPU高处理的一个例子,希望对遇到类似问题的朋友们有点启发。一般来说MYQL占用CPU高,多半是数据库查询代码问题,查询数据库过多。所以一方面要精简代码,另一方面最好对频繁使用的代码设置索引。 今天早上起来 机器报警 一查负载一直都在4以上 top了一下 发现 mysql 稳居 第一 而且相当稳定 我擦 重启一下mysql不行 mysql> show processlist;一下 发现xxx网站有两条 查询语句 一直 在列,我擦 该站 也就30多万条记录 量也不大 不可
  3. 所属分类:其它

    • 发布日期:2020-12-15
    • 文件大小:49kb
    • 提供者:weixin_38741966
  1. system:简易易用的精简和快速的微型PHP系统库-源码

  2. 乌托邦系统 Utopia系统库是一个简单且精简的库,用于获取有关主机系统的信息,并提供一种简便的方法来检测您的代码在哪种CPU架构上运行。 该库旨在变得简单易学和使用。 该库由维护。 尽管该库是项目的一部分,但它没有依赖关系,可以与任何其他PHP项目或框架一起独立使用。 入门 使用composer安装: composer require utopia-php/system 在您的应用程序中初始化: <?php require_once __DIR__ . '/../../vend
  3. 所属分类:其它

  1. Tengine:Tengine是用于嵌入式设备的精简,高性能,模块化推理引擎-源码

  2. Tengine Lite 简介 Tengine Lite由开发,该项目实现了深度学习神经网络模型在嵌入式设备上的快速,高效部署需求。为实现在众多AIoT应用中的跨平台部署,本项目基于Tengine项目使用C语言进行重构,针对嵌入式设备资源有限的特点进行深度框架缩小。同时采用了完全分离的前布局设计,有利于CPU,GPU,NPU等分计算单元的快速移植和部署。同时兼容Tengine框架本身API和模型格式tmfile,降低评估,迁移成本。 Tengine Lite核心代码由4个模块组成: :NN
  3. 所属分类:其它

« 12 3 4 5 6 7 8 9 10 »