您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDR2_DIMM_布线约束与参考

  2. DDR2_DIMM_布线约束与参考 典型的DDR2 SODIMM 应用拓扑结构由一个控制器,二个DIMM 和VTT 上拉电阻组成,如下图所示: Memory
  3. 所属分类:硬件开发

    • 发布日期:2012-03-20
    • 文件大小:178kb
    • 提供者:befriend
  1. Cisco路由器手册

  2. 目 录 译者序 前言 第1章 Cisco IOS软件 1 1.1 优点 1 1.2 软件包 3 1.3 所支持的特性 4 1.3.1 协议 4 1.3.2 管理 8 1.3.3 多媒体和QoS 8 1.3.4 安全数据传送 8 1.3.5 对IBM网络环境的支持 9 1.3.6 IP路由协议 9 1.3.7 桥接 10 1.3.8 报文交换 10 1.3.9 NetFlow交换 11 1.3.10 ATM 11 1.3.11 按需拨号路由 12 1.3.12 访问服务器 12 1.3.13 L
  3. 所属分类:网络设备

    • 发布日期:2012-09-27
    • 文件大小:19mb
    • 提供者:wangdeliang
  1. DDR2Layout指导手册

  2. DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:2mb
    • 提供者:fanpeng314
  1. Allegro走线T点的设置

  2. Allegro走线T点的设置,在DDR的拓扑结构中应用。详细的说明了T点在allegro PCB设计软件中如何设置和使用。
  3. 所属分类:硬件开发

    • 发布日期:2018-04-29
    • 文件大小:195kb
    • 提供者:weixin_42099970
  1. Allegro 8层DDR3 FLY-BY拓扑结构PCB.rar

  2. Allegro 8层DDR3 FLY-BY拓扑结构PCB图,内涵原理图文件、库文件、终版PCB文件。
  3. 所属分类:制造

    • 发布日期:2020-05-27
    • 文件大小:1mb
    • 提供者:qyyy2010
  1. 基于Virtex-5 FPGA的高速串行传输系统的设计与实现

  2. 目前,高速串行接口取代并行拓扑结构已经是大势所趋。当今很多公用互连标准(如USB,PCI-Express)都是基于串行连接来实现高速传输的。相比于并行总线,串行连接的物理紧密度和链路韧性具有很多优势。因此,很多传输领域都转向了串行传输,如笔记本电脑显示互连、高速背板互连和存储器内部互连。该系统涉及到的技术主要包括:光纤传输、PCIE(PCI-Express)传输和DDR缓存技术,以及这几种技术在FPGA中融合为一个完整的串行传输链路,并实现了在两台服务器之间的高速数据传输测试,这对于实际工程应用
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:298kb
    • 提供者:weixin_38713039
  1. 汽车电子中的汽车音响导航系统中DDR高速信号的PCB设计

  2. 在以往汽车音响的系统设计当中, 一块PCB上的最高时钟频率在30~50MHz已经算是很高了,而现在多数PCB的时钟频率超过100MHz,有的甚至达到了GHz数量级。为此,传统的以网表驱动的串行式设计方法已经不能满足今天的设计要求,现在必须采用更新的设计理念和设计方法,即将以网表驱动的串行的设计过程, 改变成将整个设计各环节并行考虑的一个并行过程。也就是说将以往只在PCB布局、布线阶段才考虑的设计要求和约束条件, 改在原理图设计阶段就给予足够的关注和评估,在设计初期就开始分析关键器件的选择,构想关
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:384kb
    • 提供者:weixin_38607479
  1. 电源技术中的Vishay同步升压转换器效率高达95%

  2. Vishay公司推出一款工作效率达95%的新型同步升压转换器――FX5545G206,从而拓展了其FunctionPAK单封装DC/DC转换器系列。   FunctionPAK FX5545G206转换器在最大电流为2.5A时,可提供15W的输出功率。面向中间总线架构(IBA)中负载点(POL)应用的FX5545G206用于将单低压总线升高到驱动FPGA、微处理器、DSP、DDR SDRAM及其它IC器件所需的电源时。   FX5545G206这款多芯片模块适用于几乎所有终端产品且较薄的构建块,
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:58kb
    • 提供者:weixin_38652870
  1. 嵌入式系统/ARM技术中的同步升压转换器面向中间总线架构POL应用

  2. Vishay公司日前推出一款工作效率达95%的新型同步升压转换器——FX5545G206,从而拓展了其FunctionPAK单封装DC/DC转换器系列。      FunctionPAK FX5545G206转换器在最大电流为2.5A时,可提供15W的输出功率。面向中间总线架构(IBA)中负载点(POL)应用的FX5545G206用于将单低压总线升高到驱动FPGA、微处理器、DSP、DDR SDRAM及其它IC器件所需的电源时。      FX5545G206这款多芯片模块适用于几乎所有终端
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:58kb
    • 提供者:weixin_38687199
  1. 汽车音响导航系统中DDR高速信号的PCB设计

  2. 在以往汽车音响的系统设计当中, 一块PCB上的时钟频率在30~50MHz已经算是很高了,而现在多数PCB的时钟频率超过100MHz,有的甚至达到了GHz数量级。为此,传统的以网表驱动的串行式设计方法已经不能满足今天的设计要求,现在必须采用更新的设计理念和设计方法,即将以网表驱动的串行的设计过程, 改变成将整个设计各环节并行考虑的一个并行过程。也就是说将以往只在PCB布局、布线阶段才考虑的设计要求和约束条件, 改在原理图设计阶段就给予足够的关注和评估,在设计初期就开始分析关键器件的选择,构想关键网
  3. 所属分类:其它

    • 发布日期:2021-01-14
    • 文件大小:516kb
    • 提供者:weixin_38655810
  1. 一文读懂SDRAM的电源系统及拓扑结构

  2. 任何一个领域的深入发展,想有所收获,都需要熟悉其中更多的套路。电路系统的设计调试也不例外,大体包括几个大的部分:电源供电以及时序的控制;时钟是否工作;复位信号是否正确给出;再有就是一些外围的接口以及GPIO的控制等等。只有熟悉了这一个个的模块,才能让系统正常的转起来。   研究SDRAM也是一样,首先看看电源系统部分。   DDR的电源   主电源VDD和VDDQ,主电源的要求是VDDQ=VDD,VDDQ是给IO buffer供电的电源,VDD是给但是一般的使用
  3. 所属分类:其它

    • 发布日期:2021-01-12
    • 文件大小:191kb
    • 提供者:weixin_38673798