您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 用于DDR、DDRII设计的参考电源芯片资料

  2. 用于DDR、DDRII设计的参考电源芯片资料,如果需要VREF或VTT时,选择这个芯片不错
  3. 所属分类:硬件开发

    • 发布日期:2011-12-19
    • 文件大小:353kb
    • 提供者:fangkunwei
  1. 电源设计经验谈

  2. 电源设计经验谈1:为您的电源选择正确的工作频率 ......................................................................................... 5 电源设计经验谈2:驾驭噪声电源 .....................................................................................................................
  3. 所属分类:硬件开发

    • 发布日期:2014-09-09
    • 文件大小:5mb
    • 提供者:davyford
  1. DDR system-power calculation

  2. DDR system-power calculation 对设计SDRAM,DDR1,DDR2,DDR3以及mobile DDR,选用合适的电源,评估系统功耗不可不看,不可不用!
  3. 所属分类:其它

    • 发布日期:2009-03-06
    • 文件大小:1mb
    • 提供者:bjm2004
  1. DDR的VTT电源应用及其优化

  2. 针对高速DDR总线中的信号完整性问题,本文在分析现有的端接方式后,提出了一种新的VTT端接方式。在分析和设计的过程中,使用了Cadence仿真软件。然后根据仿真结果对相关参数进行了优化。最后,对仿真所得到的数据进行了实际测试验证,并且根据以上结果总结了设计规则。
  3. 所属分类:硬件开发

    • 发布日期:2018-01-24
    • 文件大小:526kb
    • 提供者:xyh627733894
  1. 基 于HyperLynx 9·0的信号 与 电源完整性 仿真分析 光盘文件.zip

  2. 分享下基于HyperLynx 9.0信号与电源完整性仿真分析的附件文件。内含实例教程文件,包含理论原理、多板、HDMI、PCI-E、SATA、DDR、USB、串行通道实例仿真。
  3. 所属分类:硬件开发

    • 发布日期:2020-05-08
    • 文件大小:46mb
    • 提供者:u014401545
  1. 电源设计小贴士 41:DDR内存电源.pdf

  2. CMOS 逻辑系统的功耗主要与时钟频率、系统内各栅极的输入电容以及电源电压有关。器 件形体尺寸减小后,电源电压也随之降低,从而在栅极层大大降低功耗。这种低电压器件 拥有更低的功耗和更高的运行速度,允许系统时钟频率升高至千兆赫兹级别。在这些高时 钟频率下,阻抗控制、正确的总线终止和最小交叉耦合,带来高保真度的时钟信号。传统 上,逻辑系统仅对一个时钟沿的数据计时,而双倍数据速率 (DDR) 内存同时对时钟的前沿 和下降沿计时。它使数据通过速度翻了一倍,且系统功耗增加极少。
  3. 所属分类:硬件开发

    • 发布日期:2020-04-08
    • 文件大小:114kb
    • 提供者:earvin_rain
  1. 电源设计技巧:DDR内存电源

  2. CMOS逻辑系统的功耗主要与时钟频率、系统内各栅极的输入电容以及电源电压有关。器件形体尺寸减小后,电源电压也随之降低,从而在栅极层大大降低功耗。这种低电压器件拥有更低的功耗和更高的运行速度,允许系统时钟频率升高至千兆赫兹级别。
  3. 所属分类:其它

    • 发布日期:2020-07-23
    • 文件大小:60kb
    • 提供者:weixin_38748555
  1. 电源技术中的获得2MHz开关频率的四种设计技巧

  2. 设计人员必须满足汽车应用的许多电磁兼容性(EMC)要求,并且为电源选择正确的开关频率(fsw)对满足这些要求至关重要。大多数设计人员在中波AM广播频带外(通常为400kHz或2MHz)选择开关频率,其中必须限制电磁干扰(EMI)。2MHz选项是理想选择。因此,在此文中,当尝试使用TI新型TPS54116-Q1 DDR内存电源解决方案作为示例在2MHz条件下操作时,我将提供一些关键考虑因素。   2MHz开关频率条件下工作时的第一个也是最重要的考虑因素是转换器的最小接通时间。在降压转换
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:109kb
    • 提供者:weixin_38705558
  1. 电源技术中的为DDR-SDRAM量身定制的高效电源管理芯片

  2. 与其它存储器技术相比,DDRSDRAM具有出众性能、很低的功耗以及更具竞争力的成本。可与以前的SDRAM技术相比,DDRx存储器需要一个更复杂的电源管理新架构。本文探讨了DDR电源管理架构的理想选择。   与其它存储器技术相比,DDRSDRAM具有出众性能、很低的功耗以及更具竞争力的成本,目前已普遍应用在桌面电脑和便携计算应用中。   最初,DDR的数据传输速率只有266MBps,而普通SDRAM的速率只有133MBps.随后,DDR数据传输速率增加400MBps.第二代DDR,即2004年初登
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:132kb
    • 提供者:weixin_38670531
  1. 电源技术中的DDR内存电源

  2. CMOS 逻辑系统的功耗主要与时钟频率、系统内各栅极的输入电容以及电源电压有关。器件形体尺寸减小后,电源电压也随之降低,从而在栅极层大大降低功耗。这种低电压器件拥有更低的功耗和更高的运行速度,允许系统时钟频率升高至千兆赫兹级别。在这些高时钟频率下,阻抗控制、正确的总线终止和最小交叉耦合,带来高保真度的时钟信号。传统上,逻辑系统仅对一个时钟沿的数据计时,而双倍数据速率(DDR) 内存同时对时钟的前沿和下降沿计时。它使数据通过速度翻了一倍,且系统功耗增加极少。   高数据速率要求时钟分配网络设计要
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:106kb
    • 提供者:weixin_38678300
  1. 电源技术中的电源设计小贴士39:DDR内存电源

  2. CMOS 逻辑系统的功耗主要与时钟频率、系统内各栅极的输入电容以及电源电压有关。器件形体尺寸减小后,电源电压也随之降低,从而在栅极层大大降低功耗。这种低电压器件拥有更低的功耗和更高的运行速度,允许系统时钟频率升高至千兆赫兹级别。   在这些高时钟频率下,阻抗控制、正确的总线终止和最小交叉耦合,带来高保真度的时钟信号。传统上,逻辑系统仅对一个时钟沿的数据计时,而双倍数据速率 (DDR) 内存同时对时钟的前沿和下降沿计时。它使数据通过速度翻了一倍,且系统功耗增加极少。   高数据速率要求时钟分配
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:110kb
    • 提供者:weixin_38638004
  1. 电源技术中的基于SEP0611的电源管理驱动设计方案

  2. 摘要:休眠模式是减少嵌入式系统功率消耗的一种运行模式。一般来说,系统处于休眠模式时,不执行任何功能,在一定时期内没有用户请求产生,因此它可以最大限度地减少其不必要的功耗。在文章中,硬件平台采用东南大学自主研发的SEP0611嵌入式微处理器,软件平台采用Linux2.6.32内核,设计并实现了电源管理驱动。在SEP0611电源管理驱动中,使系统进入休眠模式的代码负责保存芯片状态、自刷新DDR;使系统退出休眠模式的代码负责使得DDR退出自刷新状态、恢复芯片状态,以使系统返回正常模式。通过在测试板上让
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:203kb
    • 提供者:weixin_38640984
  1. 电源技术中的数字电源管理架构的探讨

  2. 随着电源技术的发展,数字电源管理技术越来越多地应用于各类系统中。当今的大多数系统除了主要的CPU、逻辑电路FPGA、DDR等数字芯片外,就只剩下电源管理芯片了,因此电源管理芯片的可控性和集成度就显得极为重要了,数字电源管理正是顺应了市场的这种需求。   数字电源管理的几种主要架构   随着电源管理技术的发展,数字电源管理逐步成为业界公认的发展方向,I2C/SMBus物理接口成为通用的标准数字电源管理接口,PMBus协议也成为通用数字电源管理协议。但是在不同的应用阶段和应用环境下,数字电源管理
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:154kb
    • 提供者:weixin_38684743
  1. 基于MAX1917的2.5V电源输出的应用电路设计

  2. AX1917最初设计用于双数据速率(DDR)存储器的电压跟踪端接。当基准电压作用到REFIN时,为了避免较大的输入浪涌电流,MAX1917经过5级将输出电感电流上升到预设的输出电流门限。通过直接提升电感电流,而不是反馈参考电压,输出电感电流始终为输出电容充电,直至输出电压达到稳压值。因此在软启动期间不会产生负的电感电流,也不会发生输出电容放电。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:44kb
    • 提供者:weixin_38577200
  1. 电源设计技巧:DDR内存电源

  2. CMOS逻辑系统的功耗主要与时钟频率、系统内各栅极的输入电容以及电源电压有关。器件形体尺寸减小后,电源电压也随之降低,从而在栅极层大大降低功耗。这种低电压器件拥有更低的功耗和更高的运行速度,允许系统时钟频率升高至千兆赫兹级别。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:75kb
    • 提供者:weixin_38665093
  1. 数字电源管理架构的探讨

  2. 随着电源技术的发展,数字电源管理技术越来越多地应用于各类系统中。当今的大多数系统除了主要的CPU、逻辑电路FPGA、DDR等数字芯片外,就只剩下电源管理芯片了,因此电源管理芯片的可控性和集成度就显得极为重要了,数字电源管理正是顺应了市场的这种需求。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:258kb
    • 提供者:weixin_38688745
  1. 在分布式电源系统中采用集成DC-DC转换器

  2. 传统的分布式电源架构采用多个隔离型DC-DC电源模块将48V总线电压转换到系统电源电压,如5V、3.3V和2.5V。然而该配置很难满足快速响应的低压处理器、DSP、ASIC以及DDR存储器的负载要求。这类器件对电源提出了更加严格的要求:非常快的瞬态响应、高效率、低电压以及紧凑的电路板尺寸。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:133kb
    • 提供者:weixin_38547035
  1. 基于CPCI的嵌入式系统的电源设计

  2. 嵌入式系统广泛应用于控制和通信领域。而这些系统运行速度高,系统较复杂,常常集成超大规模FPGA器件、DSP器件、DDR存储器以及各种接口电路。这对电源的输出电压值、功耗、电压精度、上电顺序以及电源完整性提出更高的要求。这里介绍一种基于CPCI的嵌入式单板计算机电源的设计方案。该设计主要应用于航空设备和军用车载设备。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:89kb
    • 提供者:weixin_38570459
  1. 在分布式电源系统中采用集成DC-DC转换器节省空间、缩短研发时间

  2. 传统的分布式电源架构采用多个隔离型DC-DC电源模块将48V总线电压转换到系统电源电压,如5V、3.3V和2.5V。然而该配置很难满足快速响应的低压处理器、DSP、ASIC以及DDR存储器的负载要求。这类器件对电源提出了更加严格的要求:非常快的瞬态响应、高效率、低电压以及紧凑的电路板尺寸。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:96kb
    • 提供者:weixin_38631225
  1. 电源技术中的美信的MAX8632评估板用于DDR电源方案设计

  2. 美信(MAXIM)发布MAX8632评估板(EV kit),是为评估适用于笔记本电脑、台式计算机和图形卡的MAX8632 DDR电源方案而设计。该评估板在同步PWM降压输出端产生VDDQ,在源出/吸收电流LDO线性稳压器输出端产生VTT,在基准缓冲输出端产生VTTR。     VDDQ输出预设为1.8V,源出电流高达10A。VTT输出始终保持为VDDQ/2,能够源出/吸入高达3A的峰值电流和1.5A的连续电流。VTTR输出始终保持为VDDQ/2,源出/吸入电流最高10mA。     MA
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:37kb
    • 提供者:weixin_38717574
« 12 3 4 5 6 7 8 9 10 »