直接数字频率合成(Direct Digital Synthesis,DDS)是20世纪60年代末出现的第三代频率合成技术,该技术从相位概念出发,以时域采样定理为基础,在时域中进行频率合成,它以可编程逻辑器件(CPLD)作为控制及数据处理的核心,可将波形数据用D/A转换器快速恢复。基于CPLD和DDS技术的函数发生器可以实现信号波形的多样化,同时大大提高输出信号的带宽。
整个设计采用MAX+ plus II开发平台,VHDL编程实现,基于可编程逻辑器件CPLD设计多波形信号发生器。用VHDL编程
DDS(Direct Digital Synthesizer,直接数字合成技术)近年来得到了飞速发展,其应用领域不断拓展,在电子电力技术领域得到广泛的应用。DDS是产生高精度、快速变换频率、输出波形失真小的优先选用技术。该技术从相位概念出发,以奈奎斯特时域采样定理为基础在时域中进行频率合成,其转换速度快、频率分辨率高,并且在频率转换时可保持相位连续,因而易于实现多种调制功能,是一种全数字化技术;其幅度相位频率均可实现程控并可通过更换数据灵活实现任意波形。利用FPGA芯片及D/A转换器,采用直接数
DDS(Direct Digital Synthesizer,直接数字合成技术)近年来得到了飞速发展,其应用领域不断拓展,在电子电力技术领域得到广泛的应用。DDS是产生高精度、快速变换频率、输出波形失真小的优先选用技术。该技术从相位概念出发,以奈奎斯特时域采样定理为基础在时域中进行频率合成,其转换速度快、频率分辨率高,并且在频率转换时可保持相位连续,因而易于实现多种调制功能,是一种全数字化技术;其幅度相位频率均可实现程控并可通过更换数据灵活实现任意波形。利用FPGA芯片及D/A转换器,采用直接数