您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ARM9嵌入式系统设计基础

  2. 全书共分13章。第1章介绍了嵌入式系统的定义和组成、嵌入式微处理器体系结构和类型。第2章介绍了ARM微处理器结构、寄存器结构、异常处理、存储器结构、指令系统和接口。第3章介绍了S3C2410A的存储器控制器、时钟和电源管理、I/O口、中断控制、DMA控制器的内部结构和寄存器以及编程方法。第4章介绍了嵌入式系统存储设备分类与层次结构、NOR Flash接口、NAND Flash接口、SDRAM接口、CF卡接口、SD卡接口、IDE接口的基本原理、电路结构与读/写操作方法;第5章介绍了嵌入式系统的G
  3. 所属分类:硬件开发

    • 发布日期:2009-05-21
    • 文件大小:6mb
    • 提供者:ARM110
  1. SD主控制器设计文档

  2. SD主控制器设计文档,绝对好资料! SD Host Controller提供SD主设备(CPU)访问SD/SDIO/MMC卡的接口。支持8/16位同步或异步处理器接口。还支持DMA传输、中断控制,以提高传输性能。主设备通过读、写SD Host Controller的内部寄存器来控制SD卡的数据操作。
  3. 所属分类:专业指导

    • 发布日期:2010-02-25
    • 文件大小:1018kb
    • 提供者:wjydlut
  1. 微机接口课后习题答案

  2. 包括好多课后答案,和专业的知识竞赛题 接口,总线,可编程DMA使用,串行通信和可编程通信接口
  3. 所属分类:专业指导

    • 发布日期:2011-12-27
    • 文件大小:316kb
    • 提供者:weining426520
  1. Linux内核DMA机制

  2. DMA硬件控制器结构,操作函数,映射,DMA池
  3. 所属分类:Linux

    • 发布日期:2012-01-08
    • 文件大小:393kb
    • 提供者:lss1987
  1. 高级微控制器 AVR 32

  2. AVR32 AP7 应用处理器是专为各种计算密集应用而设计的高级片上系统解决方案。在时钟频率为150MHz、而电压为1.8V (1.4 DMIPS / MHz) 时,可提供210 Dhrystone MIPS (1.4 DMIPS / MHz) 的处理性能,操作功耗为75Ma (500uA/MHz)。此内核拥有内置的DSP、SIMD指令集、跳转预测和存储器管理单元(MMU)。此外,该器件可提供动态频率调整(Dynamic Frequency Scaling, DFS),可在四个片上时钟域 (C
  3. 所属分类:电信

    • 发布日期:2012-04-03
    • 文件大小:183kb
    • 提供者:wzp2379576
  1. 基于DMA控制器的SoC系统设计

  2. DMA(Direct Memory Access,直接存储器存取)是一种快速传送数据的机制。DMA控制器能够有效替代微处理器的加载/存储指令,显着提高系统的并行能力。DMA是在存储器与输入/输出设备间直接传送数据,是一种完全由硬件完成输入/输出操作的方式。数据传递可以从外设到内存,从内存到外设。但DMA控制器的引入也引进了影响系统响应速度的因素。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:189kb
    • 提供者:weixin_38730767
  1. dma控制器操作

  2. 使用s3c2440的DMA控制器搬运内存数据和使用cpu搬运数据
  3. 所属分类:C

    • 发布日期:2015-09-30
    • 文件大小:5kb
    • 提供者:luckywang1103
  1. 可适应多种时序情况的DMA控制器设计

  2. 在以SD卡为图像存储器件的图像协处理器中,基带芯片和SD卡控制器在速度上的差异经常会导致数据传输错误。为解决此问题,设计了一种可适应多种时序情况的DMA控制器。该DMA控制器的状态机,一方面对基带芯片和SD卡控制器的操作请求进行仲裁,在响应基带芯片请求的同时,适当推迟SD卡控制器的请求;另一方面对DMA读写的数据进行计数,并以此判断SD卡的一次多块读或多块写操作是否完成;最后对基带芯片和SD卡控制器的速度做出判断,必要时暂停速度较快一方的操作。实际工作表明,该DMA控制器能够在基带芯片和SD卡控
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:261kb
    • 提供者:weixin_38560797
  1. 嵌入式系统/ARM技术中的基于DMA控制器的SoC系统设计

  2. 引言   DMA(Direct Memory Access,直接存储器存取)是一种快速传送数据的机制。DMA控制器能够有效替代微处理器的加载/存储指令,显着提高系统的并行能力。DMA是在存储器与输入/输出设备间直接传送数据,是一种完全由硬件完成输入/输出操作的方式。数据传递可以从外设到内存,从内存到外设。但DMA控制器的引入也引进了影响系统响应速度的因素。本文讲述以包含单个AHB master接口的DMA控制器为基础的SoC系统架构蓝本,分析存在的不足之处,并引入一种以新型DMA控制器为基础的
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:157kb
    • 提供者:weixin_38629939
  1. 存储/缓存技术中的基于DMA的高速数据闪存阵列的设计方案

  2. 摘要:针对测控系统中海量数据的快速存储,设计了一种基于DMA的高速数据闪存阵列的设计方案。它是以FPGA为平台构建的SOPC系统,内含软核处理器Microblaze和包含DMA控制器的用户自定义IP,经验证,方案中的DMA控制器实现了对闪存阵列的编程命令、地址的传输,以及存储阵列的流水线编程,提高了传统的由CPLD与单片机组成的存储测试系统的速度。   1.引言   NAND FLASH由于其存储的容量大,小体积,同时读写速度快,外围电路简单而成为现在存储应用中的主流产品。但NAND FLA
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:247kb
    • 提供者:weixin_38562130
  1. 外部DMA请求/应答协议

  2. 这里主要讲述4种类型的DMA请求/应答协议。   (1)握手模式   在握手模式下,一个单独的DMA请求信号对应一个DMA应答信号。而且在该模式下,一次DMA操作意味着在DMA操作中的一对或不可分的读和写周期。在DMA操作中,总线控制器不能把`总线的使用权分配给其他总线控制者。如果想在DMA操作中响应高优先级的总线控制,则必须用单步模式,单步模式是把一个DMA操作看成是分离的读和写操作周期。   由nXDREQ产生的DMA请求引起一个字节、一个半字或者一个字被传送出去。在握手模式下,每一个
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:47kb
    • 提供者:weixin_38728624
  1. DMA操作原理

  2. (1)ZDMA操作   ZDMA作为SSB的连接接口,可在外部存储器之间传送数据;而BDMA(桥梁DMA)只能够用于在存储器映射设备或存储器之间传送数据。概括地说,通过应用DMA进行数据传输可在固定源和外部存储器之间、外部存储器和外部存储器之间、外部存储器和固定目标之间进行。DMA操作由S/W或外部DMA请求信号来启动。如图1所示,给出了ZDMA控制器框架图。   图1 ZDMA控制器框架图   在ZDMA中有一个缓冲器,允许多路传送,以提高总线的利用率和传送速度。换旬话说,就是S3C
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:96kb
    • 提供者:weixin_38676851
  1. EDA/PLD中的基于FPGA的三端口非透明型SDRAM控制器

  2. 摘 要:本文采用Altera 公司的Stratix 系列FPGA 实现了一个三端口非透明型SDRAM 控 制器,该控制器面向用户具有多个端口,通过轮换优先级的设计保证了多个端口平均分配 SDRAM的带宽且不会降低传输速率。将访问SDRAM空间虚拟成一个简单的访问三口RAM 的操作,采用乒乓的DMA 传输机制大大提高了数据传输的带宽和效率。   1 引言   SDRAM 具有存储容量大、速度快、成本低的特点,因此广泛应用于雷达信号处理等需 要海量高速存储的场合,但是SDRAM 的操作相对复杂,
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:133kb
    • 提供者:weixin_38734492
  1. 通信与网络中的基于ARM处理器的HDLC通信的DMA实现

  2. 摘要:以ARM7TDMI为内核的Samsung公司S3C4510B网络微控制器(Networking MCU)为基础,重点论述如何通过DMA(直接内存访问)方式实现HDLC通信。对软件设计中缓冲描述符、DMA状态配置和控制、ISR服务程序设计以及相关的硬件配置进行详细的描述,并讨论如何编写在操作系统下的驱动程序。 关键词:HDLC 缓冲描述符 循环链表 中断服务程序 DMA 目前在嵌入式产品开发设计中,通常是在OS(Operating System)厂商提供的BSP基础上进行开发工作;对于底层硬
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:99kb
    • 提供者:weixin_38698860
  1. Coo1Runner-Ⅱ器件实现SRAM控制器

  2. DMA传输时,16位的SRAM用来存储来自CPU/IDE的数据。SRAM分为两个块,分别是Buffer1(0x00~0xff)和Buffer2(0x100~Oxlff)。  如图所示为SRAM控制器状态机,读写SRAM都是由此状态机完成的。   如图 SRAM控制器状态机  DMA访问SRAM的优先级高于CPU。当DMA状态机正在访问SRAM时,如果发生CPU请求SRAM访问,连接到CPU的ready信号将一直保持低电平,等待DMA完成;当DMA访问SRAM时,ready信号有效,告诉CPU可
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:306kb
    • 提供者:weixin_38565631
  1. 单片机与DSP中的Bluetooth基带控制器方案

  2. MITEL公司提供的MT1020符合Bluetooth基带功能标准,完成基带以及链路的管理与控制,包括SCO和ACL连接方式、差错控制、物理层的认证与加密等。MT1020内部时钟可以低至5MHz,内核供电电压为2V,硬件解码、支持DMA传输,这些特性使得MT1020具有超低功耗。MT1020由嵌入式微处理器和Bluetooth基带外设组成,其中基带外设以最小的开销完成重要的Bluetooth操作,挂在向上集成模块总线(UIMB)上,由总线接口、链路控制器、队列管理器、缓冲RAM、音频编解码器等组
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:78kb
    • 提供者:weixin_38605144
  1. 基于PCI Core的链式DMA控制器设计

  2. 摘要:介绍一种基于PCI总线的高效链式DMA控制器的设计与实现,用于高速宽带的计算机外设接口。利用Altera公司的PCI核——PCI_MT32搭建基于此控制器的数据采集平台,并成功应用在DVB数据接收卡中。  关键词:PCI链式DMA控制器   1991年PCISIG(外围部件互连专业组)成立,提出了PCI的概念。Altera公司提供的软件包:PCICompiler可以参数化地生成用于PCI接口的IP核——Megacore。该IP核包含了PCI控制电路的所有功能,完成总线协议的转换,并将复杂的
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:257kb
    • 提供者:weixin_38650629
  1. 基于PCI Core的链式DMA控制器设计

  2. 摘要:介绍一种基于PCI总线的高效链式DMA控制器的设计与实现,用于高速宽带的计算机外设接口。利用Altera公司的PCI核——PCI_MT32搭建基于此控制器的数据采集平台,并成功应用在DVB数据接收卡中。        关键词:PCI链式DMA控制器        1991年PCISIG(外围部件互连专业组)成立,提出了PCI的概念。Altera公司提供的软件包:PCICompiler可以参数化地生成用于PCI接口的IP核——Megacore。该IP核包含了PCI控制电路的所有功能,完成总线
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:299kb
    • 提供者:weixin_38502239
  1. 基于FPGA的三端口非透明型SDRAM控制器

  2. 摘 要:本文采用Altera 公司的Stratix 系列FPGA 实现了一个三端口非透明型SDRAM 控 制器,该控制器面向用户具有多个端口,通过轮换优先级的设计保证了多个端口平均分配 SDRAM的带宽且不会降低传输速率。将访问SDRAM空间虚拟成一个简单的访问三口RAM 的操作,采用乒乓的DMA 传输机制大大提高了数据传输的带宽和效率。   1 引言   SDRAM 具有存储容量大、速度快、成本低的特点,因此广泛应用于雷达信号处理等需 要海量高速存储的场合,但是SDRAM 的操作相对复杂,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:152kb
    • 提供者:weixin_38693311
  1. 基于DMA控制器的SoC系统设计

  2. 引言   DMA(Direct Memory Access,直接存储器存取)是一种快速传送数据的机制。DMA控制器能够有效替代微处理器的加载/存储指令,显着提高系统的并行能力。DMA是在存储器与输入/输出设备间直接传送数据,是一种完全由硬件完成输入/输出操作的方式。数据传递可以从外设到内存,从内存到外设。但DMA控制器的引入也引进了影响系统响应速度的因素。本文讲述以包含单个AHB master接口的DMA控制器为基础的SoC系统架构蓝本,分析存在的不足之处,并引入一种以新型DMA控制器为基础的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:192kb
    • 提供者:weixin_38606041
« 12 3 4 5 6 7 8 »