点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - eda序列检测器的设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
MAX+PLUS软件的使用及设计流程
MAX+PLUS软件的使用及设计流程 实验一 MAX+PLUSⅡ软件的使用及设计流程 1 实验二 七段译码器的设计 6 实验三 数码管扫描显示电路 8 实验四 八位加法器的设计 10 实验五 抢答器的设计 12 实验六 六十进制计数器设计 14 实验七 秒表的设计 16 实验八 序列检测器的设计 18 实验九 数字频率计的设计 20 实验十 数字钟的设计 22 实验十一 电子琴设计 25 附录一:EDA开发套件使用说明 27
所属分类:
专业指导
发布日期:2009-04-29
文件大小:8mb
提供者:
neo_matrixv
EDA实验 序列检测器的设计
用VHDL语言设计一个序列检测器,其设计电路框图如图9-1所示,状态转换图如图9-2所示,状态转换功能表如表9-3所示,顶层电路原理图如图9-4。要求当检测器连续收到一组串行码(1110010)后,输出为1,其他情况输出为0。其仿真时序波形如图9-5所示。
所属分类:
嵌入式
发布日期:2009-06-22
文件大小:843kb
提供者:
ljjieyi
EDA实验报告 实验七八
EDA实验报告 (实验七 序列检测器的VHDL设计 、实验八 用 QuartusII 设计正弦信号发生器)
所属分类:
专业指导
发布日期:2009-11-01
文件大小:119kb
提供者:
linlin0307
《EDA》技术I实验指导书
很好的《EDA》技术I实验指导书! 《EDA技术I》实验教学大纲 1 第一部分:《电子设计自动化设计》实验说明 3 一、设计题目选择的要求 3 二、提交设计报告的要求 3 三、设计题目 3 四、实验考核方式说明 4 第二部分:基于GEXIN EDAPRO/240H实验仪实验 5 题目一 MAX+PLUSII基本操作 5 题目二 QUARTUSⅡ基本操作 5 题目三 FPGA compiler基本操作 6 题目四 4bit二进制加法器设计 6 题目五 4bit频率计设计 7 题目六 计数器设计
所属分类:
交通
发布日期:2009-12-03
文件大小:2mb
提供者:
huangluxing163
有关EDA各种实验程序
1位全加器VHDL文本输入设计 2选1多路选择器VHDL设计 含异步清0和同步时钟使能的4位加法计数器 7段数码显示译码器设计 数控分频器的设计 用状态机实现序列检测器的设计 用状态机对A原理图输入设计含LPM的电路 DC0809的采样控制电路实现 硬件电子琴电路设计 循环冗余
所属分类:
专业指导
发布日期:2009-12-13
文件大小:239kb
提供者:
MYP244871933
EDA设计状态机实现序列检测器
序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续的检测中所收到的每一位码都与预置数的对应码相同。在检测过程中,任何一位不相等都将回到初始状态重新开始检测。例6-27描述的电路完成对序列数"11100101"的。当这一串序列数高位在前(左移)串行进入检测器后,若此数与预置的密码数相
所属分类:
专业指导
发布日期:2010-01-13
文件大小:13kb
提供者:
zjp649527
eda实验指导程序 实例 等下载
eda实验指导程序实验一 1位全加器设计•••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••23 实验二 两位十进制计数器设计••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••32 实验三 8位串入并出寄存器设计•••••••••••••••••••••••••••••••
所属分类:
专业指导
发布日期:2010-05-15
文件大小:3mb
提供者:
zzyal
EDA—EDA技术实用教程(pdf影印)
学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
所属分类:
硬件开发
发布日期:2010-06-07
文件大小:8mb
提供者:
zt839486421
EDA—EDA技术实用教程
综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
所属分类:
硬件开发
发布日期:2010-11-19
文件大小:8mb
提供者:
sundyqt
EDA实验报告_正弦信号发生器_序列检测器
EDA最后一次实验报告内容_用 QuartusII 设计正弦信号发生器_序列检测器的VHDL设计.docEDA最后一次实验报告内容_用 QuartusII 设计正弦信号发生器_序列检测器的VHDL设计.docEDA最后一次实验报告内容_用 QuartusII 设计正弦信号发生器_序列检测器的VHDL设计.doc
所属分类:
数据库
发布日期:2011-04-21
文件大小:702kb
提供者:
ylimh_hmily
EDA实验报告序列检测器的VHDL设计
EDA实验报告序列检测器的VHDL设计EDA实验报告序列检测器的VHDL设计EDA实验报告序列检测器的VHDL设计
所属分类:
专业指导
发布日期:2011-06-14
文件大小:702kb
提供者:
bohejia21
EDA/SOPC 技术实验讲义
第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
所属分类:
硬件开发
发布日期:2012-04-18
文件大小:3mb
提供者:
xiaosong89
基于EDA的用状态机实现序列检测器的设计
、实验目的:用状态机实现序列检测器的设计,并对其进行仿真和硬件测试。 2、实验仪器:PC机,操作系统为Windows2000/xp, Quartus II 5.1 设计平台,GW48系列SOPE/EDA实验开发系统。 3、实验原理:序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续
所属分类:
硬件开发
发布日期:2012-06-02
文件大小:36kb
提供者:
mfs1184396251
EDA程序设计
EDA期末大作业,1011序列检测器、流水灯、出租车自动计费器、电子密码锁、电话显示计费器、数字钟、交通灯、智能抢答器、食品热量健康秤。其中有(1)后缀的可以在实体机上运行
所属分类:
C
发布日期:2012-06-03
文件大小:14mb
提供者:
vivian6004
EDA技术实验报告(多个实验)
EDA技术课程期末实验汇总。内有全加器的设计、含异步清0和同步时钟使能的十进制计数器、秒表的设计,以及序列检测器、数字频率计的设计。并有详细的VHDL语言代码,结构原理图,波形仿真图。
所属分类:
嵌入式
发布日期:2012-10-24
文件大小:636kb
提供者:
ning_dashuai
EDA实验设计
MAX—plusII及开发系统使用 全加器的设计 含异步清0和同步时钟使能的十进制计数器 秒表的设计 序列检测器的设计
所属分类:
C/C++
发布日期:2012-10-27
文件大小:636kb
提供者:
zhanglv1991
EDA部分实验
EDA部分实验:异步清零十进制计数器的设计、四选一多路选择器的设计、序列检测器的设计、可变模加法/减法计数器、 3-8译码器
所属分类:
专业指导
发布日期:2013-03-22
文件大小:52kb
提供者:
l516327220
EDA 序列信号发生和检测器Verilog设计实验程序
EDA序列信号发生和检测器设计实验程序,用Verilog语言设计的,下载到实验仪器测试成功
所属分类:
专业指导
发布日期:2014-12-02
文件大小:18kb
提供者:
qq_22226857
EDA技术:序列检测器
1、 设计一个序列检测器,检测序列为“11101000”,检测到后,给出一个时钟周期的正脉冲。要求采用Moore状态机,使用HDL描述,使用ModelSim进行仿真。 2、 设计测试用序列发生器观察波形。
所属分类:
讲义
发布日期:2019-04-08
文件大小:378kb
提供者:
zrg_hzr_1
eda序列检测器的设计
eda序列检测器的设计
所属分类:
硬件开发
发布日期:2020-12-24
文件大小:9mb
提供者:
weixin_47804713
«
1
2
»