您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于verilog的多周期CPU设计

  2. 本项目主要利用Verilog语言设计一一个基于MIPS架构的CPU。分别设计指令存储器、寄存器堆、ALU、取指令部件、数据存储器、立即数处理单元、主单元控制器、ALU控制单元。将这些单元连城数据通路,再结合控制单元合成CPU下板验证。并基于该cpu完成了串口收发数据的驱动,并下板测试,功能正确。该代码是基于EP4CE10F17C8开发板的,可直接下板,其他开发板只需稍做改变即可用
  3. 所属分类:嵌入式

    • 发布日期:2018-08-08
    • 文件大小:13mb
    • 提供者:chebjinfang
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16mb
    • 提供者:qq_30307853
  1. 开发板EP4CE10F17C8技术手册.zip

  2. 本资源为Alter 公司的Cyclone IV E 系列的芯片EP4CE10F17C8的技术手册
  3. 所属分类:嵌入式

    • 发布日期:2019-07-12
    • 文件大小:7mb
    • 提供者:qq_40223983
  1. STM32与FPGA通信.zip

  2. FPGA板+STM32板进行SPI通信(我使用的是野火霸道开发板STM32F103ZET6,根据自己的STM32板子,串口打印输出,SPI使用的是SPI2,可自行修改,FPGA是用的小梅哥的AC620开发板EP4CE10F17C8)
  3. 所属分类:互联网

    • 发布日期:2020-05-30
    • 文件大小:6mb
    • 提供者:u012841414
  1. EP4CE10F17C8 FPGA工程模板.zip

  2. EP4CE10F17C8 FPGA工程模板.zip 是一个快速部署和配置工程项目的一个目录,为了更加快速的部署我们的项目,加快开发的效率,节省开发时间的一个项目的结构目录
  3. 所属分类:电信

    • 发布日期:2020-10-02
    • 文件大小:2kb
    • 提供者:lj1986817902
  1. FPGA的UART串口读写

  2. 通过verilog编写语言实现UART串口读写操作,经过验证可用,FPGA能够实现接收计算机发送数据,并回发给计算机。 Cyclone IV E系列的EP4CE10F17C8
  3. 所属分类:嵌入式

    • 发布日期:2020-10-13
    • 文件大小:7mb
    • 提供者:ngany
  1. FPGA的SPI Verilog源码,读写flash芯片

  2. 通过verilog编写语言实现读写操作SPI的flash芯片,经过验证可用,能够实现读取芯片DEVICE id Cyclone IV E系列的EP4CE10F17C8 W25Q128BV
  3. 所属分类:嵌入式

    • 发布日期:2020-10-13
    • 文件大小:6mb
    • 提供者:ngany
  1. FPGA的I2CVerilog源码,读写eeprom

  2. 通过verilog编写语言实现读写操作i2c的eeprom芯片,经过验证可用,能够实现任意地址的读写数据操作。 Cyclone IV E系列的EP4CE10F17C8 AT24C02
  3. 所属分类:嵌入式

    • 发布日期:2020-10-09
    • 文件大小:6mb
    • 提供者:ngany