您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 图形化模拟内存中的FIFO,LRU,LFU存储管理

  2. 图形化模拟内存中的FIFO,LRU,LFU存储管理,基于python实现
  3. 所属分类:Python

    • 发布日期:2018-11-06
    • 文件大小:76800
    • 提供者:zq18239961260
  1. verilog fifo 乒乓缓冲区操作

  2. verilog fifo 乒乓缓冲区操作, 老外写 的代码,很不错的设计。
  3. 所属分类:其它

    • 发布日期:2018-11-19
    • 文件大小:13312
    • 提供者:gongjian32
  1. Verilog文件FIFO

  2. 这个是我写的经常在FPGA中使用FIFO的一段Verilog程序,具有参考价值
  3. 所属分类:硬件开发

    • 发布日期:2018-11-30
    • 文件大小:2048
    • 提供者:weixin_42220022
  1. xilinx 官方fifo IP使用手册

  2. xilinx 官方fifo IP使用手册,版本是13.1,里面描述了关于xilinx官方IP FIFO的所有使用细节
  3. 所属分类:硬件开发

    • 发布日期:2018-12-10
    • 文件大小:4194304
    • 提供者:weixin_43788864
  1. 安徽大学操作系统实验(六)虚拟内存置换算法——最佳置换算法(OPI)、先进先出(FIFO)、最近最久未使用算法(LRU),含实验报告、流程图、注释、变量解释

  2. 实验6虚拟内存置换算法——最佳置换算法(OPI)、先进先出(FIFO)、最近最久未使用算法(LRU), 调试可运行,,含实验报告,含具体流程图 ,有注释和变量解释 含本人实验报告,有具体流程图,实验课上写的,有更好的想法可以提出,大家一起学习,赚点积分不容易
  3. 所属分类:C/C++

    • 发布日期:2018-12-21
    • 文件大小:4194304
    • 提供者:nini_k
  1. FIFO之SCI操作

  2. FIFO之SCI操作,主要用于SCI的FIFO操作学习参考。 本文详细讲解了FIFO的流程。
  3. 所属分类:硬件开发

    • 发布日期:2018-12-22
    • 文件大小:169984
    • 提供者:iwjcsg2009
  1. 同步fifo的verilog实现

  2. 使用verilog实现的同步fifo(先进先出单元)。可直接综合。
  3. 所属分类:其它

    • 发布日期:2018-12-25
    • 文件大小:9216
    • 提供者:yyyyccccwwww
  1. STM32上实现12864液晶二维码的显示,USART-DMA中断的实现,FIFO消息队列的实现

  2. STM32上12864上显示二维码的显示,完整工程(保护原理图),本产品是属于个人开发的一个案例经过实践但是目前未上市,所以如果你完全按本工程操作的化,理应能够实现其功能,另外本工程中包含里语音KT404A串口语音驱动芯片的实现,FIFO消息队列缓冲的实现,串口操作部分采用USART-DMA的实现.
  3. 所属分类:C

    • 发布日期:2018-12-27
    • 文件大小:14680064
    • 提供者:zxfylove
  1. ALTERA FIFO IP核使用verilog代码

  2. FIFO,在FPGA中是一种非常基本,使用非常广泛的模块。FPGA高手可能觉得不值一提,但对于像我这样的新手,有时却是个大问题,弄了一个多月,总算有所进展,希望把自己的一些总结写下来,一方面希望对其他入门者有所帮助,另一方面希望看到的高手们批评指正。
  3. 所属分类:硬件开发

    • 发布日期:2019-01-07
    • 文件大小:158720
    • 提供者:qq_16433049
  1. OV7670(DCMI)无FIFO、晶振 F407开发板显示

  2. STM32F407ZG开发板显示摄像头OV7670(DCMI)无FIFO、晶振 ,使用开发板晶振输出方式给摄像头提供工作晶振,通过更改原子OV2640的接受方式已经能够完美显示摄像头数据
  3. 所属分类:C

    • 发布日期:2019-01-17
    • 文件大小:561152
    • 提供者:weixin_44530868
  1. STM32进阶之串口环形缓冲区实现 FIFO

  2. STM32进阶之串口环形缓冲区实现 FIFO,代码精简,易实现。
  3. 所属分类:C

    • 发布日期:2019-01-26
    • 文件大小:286720
    • 提供者:u013184273
  1. 存储器模块FIFO结构和设计实现

  2. 在现代系统中,为了提高系统的性能,设计者对数据的传输率、数据的传输量,对系统各部分之间的接口部分不同数据输入和接收传输率的匹配有越来越高的要求,FIFO存储器以其合理的价格、使用的方便灵活性以及对速度匹配的应用而成为解决这类问题的理想途径,尤其利用FIFO可以实现快速处理,提高控制的速度,比如我们SPI,IIC或者UART将采集的一组数据送出去,但是这些数据传送都是需要一定时间的,有时为了不耽误数据采集的时间,就可以采集的数据直接先连续的存放在缓冲区内.数据的发送交给另外一个任务去处理.这样就
  3. 所属分类:其它

    • 发布日期:2019-01-28
    • 文件大小:26624
    • 提供者:swq8001
  1. fifo vhdl 实现原理功能

  2. fifo vhdl 实现原理功能 原理fifo vhdl 实现原理功能 原理fifo vhdl 实现原理功能 原理fifo vhdl 实现原理功能 原理
  3. 所属分类:硬件开发

    • 发布日期:2019-01-28
    • 文件大小:65536
    • 提供者:jiaguwenkaoyan
  1. 基于FPGA的虚拟FIFO改进设计

  2. 为了降低网络接口缓存设计的开发难度和复杂度,对现有基于FPGA的DDR2虚拟FIFO设计进行了改进.提出了以FPGA(EP4CGX150F672)为核心、DDR2(MT47H128M16RT-25E)为数据缓存、采用Qsys系统互联及IPCORE辅助搭建设计的改进方案
  3. 所属分类:硬件开发

    • 发布日期:2019-01-31
    • 文件大小:1048576
    • 提供者:swq8001
  1. 异步FIFO设计思路指导

  2. 在大规模ASIC或FPGA设计中,多时钟系统往往是不可避免的,这样就产生了不同时钟域数据传输的问题,其中一个比较好的解决方案就是使用异步FIFO来作不同时钟域数据传输的缓冲区,这样既可以使相异时钟域数据传输的时序要求变得宽松,也提高了它们之间的传输效率。此文内容就是阐述异步FIFO的设计。
  3. 所属分类:其它

    • 发布日期:2019-02-20
    • 文件大小:124928
    • 提供者:weixin_43067657
  1. ov7670(FIFO)采集图像LCD显示(基于STM32F4 )

  2. 采用OV7670摄像头模块(带FIFO)采集图像,QVGA(320X240)分辨率,直接在LCD上显示,所有接口以备注,可直接使用。
  3. 所属分类:C

    • 发布日期:2019-02-22
    • 文件大小:8388608
    • 提供者:qq_37562725
  1. 加速传感器-fifo-2048

  2. 2048深度FIFO,本身集成计步算法,用于低功耗物联网设备开发。
  3. 所属分类:硬件开发

    • 发布日期:2019-03-05
    • 文件大小:2097152
    • 提供者:weixin_40826015
  1. 进程间的通讯demo——fifo

  2. 进程间的通讯demo——fifo,线程间通过队列fifo来进行通信
  3. 所属分类:C

    • 发布日期:2019-03-12
    • 文件大小:6144
    • 提供者:fangfangwenwen
  1. VIVADO FIFO 控制器

  2. 32位数据进入16位数据输出,fifo读写操作代码,简单控制器。
  3. 所属分类:硬件开发

    • 发布日期:2019-03-13
    • 文件大小:6144
    • 提供者:wy593507219
  1. MPU9250配置以及数据处理,FIFO,I2C,SPI

  2. 关于MPU9250的所有操作,从读取到配置到数据计算,对每一个函数都进行了功能的说明以及函数意义,对配置9250的操作,哪些数值的设置注意规范也有详细的介绍,是一个非常好用的Arduino库,内含I2C,SPI,FIFO等操作教程
  3. 所属分类:C++

    • 发布日期:2019-03-13
    • 文件大小:3145728
    • 提供者:yuhangwust
« 1 2 ... 45 46 47 48 49 50»