您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式\(高校应用案例)北航软件学院

  2. 学员在中科院学习期间独立完成制作ARM开发板、开发触摸屏驱动等36个嵌入式专题实验项目,1-3个大型项目。其他实验项目如:智能机器人等可在结业后完成。 教学周期:10个月,其中第一学期3个月,第二学期5个月,课程实训2个月。 课程编号 教学单元 教学内容 就业岗位 第一学期 教学课时3个月 ZKQ090101 网络原理及linux服务 网络概述;数据通信基础;网络体系结构与协议;局域网;网络互联与TCP/IP协议;Internet及其应用;网络连接设备与技术 •Linux下C开发人员 •面向C
  3. 所属分类:硬件开发

    • 发布日期:2010-03-21
    • 文件大小:554kb
    • 提供者:yaowanhua
  1. 基于FPGA三速以太网的实现(UDP通信)

  2. 本代码是基于Altera Arria ii ep2agx65芯片实现的100M/1000M网代码,主要完成fpga向PC的UDP发送实现(verilog)
  3. 所属分类:硬件开发

    • 发布日期:2012-06-25
    • 文件大小:1mb
    • 提供者:ljc85880938
  1. 基于UDP协议以太网通信的fpga实现(verilog)

  2. UDP协议在fpga上的实现,verilog代码共有11部分,分为: •arp_rcv.v •arp_send.v •IP_recv.v •IP_send.v •udp_rcv.v •udp_send.v •mac_cache.v •recv_buffer.v •send_buffer.v •toplevel.v •DE2_NET.v
  3. 所属分类:硬件开发

    • 发布日期:2013-03-17
    • 文件大小:17kb
    • 提供者:yong19891101
  1. 基于FPGA三速以太网实现

  2. 本代码是基于Altera Arria ii ep2agx65芯片实现的100M/1000M网代码,主要完成fpga向PC的UDP发送实现(verilog)
  3. 所属分类:嵌入式

    • 发布日期:2013-10-24
    • 文件大小:1mb
    • 提供者:u012132755
  1. FPGA硬件逻辑资源实现UDP协议通信的开源代码

  2. FPGA硬件逻辑资源实现UDP协议通信的开源代码,用FPGA实现千兆以太网的数据协议打包部分,可直接移植到xilinx的FPGA芯片上使用,VHDL纯语言编写。
  3. 所属分类:硬件开发

    • 发布日期:2016-01-12
    • 文件大小:18mb
    • 提供者:hechunzhi999
  1. 基于UDP协议以太网通信的fpga实现(verilog)

  2. UDP协议在fpga上的实现,verilog代码共有11部分,分为: •arp_rcv.v •arp_send.v •IP_recv.v •IP_send.v •udp_rcv.v •udp_send.v •mac_cache.v •recv_buffer.v •send_buffer.v •toplevel.v •DE2_NET.v
  3. 所属分类:硬件开发

    • 发布日期:2017-07-30
    • 文件大小:17kb
    • 提供者:yanglong890124
  1. 千兆Verilog代码的实现

  2. 本实验将实现 FPGA 芯片和 PC 之间进行千兆以太网数据通信, 通信协议采用 Ethernet UDP 通信协议。 FPGA 通过 GMII 总线和开发板上的 Gigabit PHY 芯片通信, Gigabit PHY芯片把数据通过网线发给 PC。
  3. 所属分类:其它

    • 发布日期:2018-10-12
    • 文件大小:5kb
    • 提供者:qq_43398007
  1. net_interface.v

  2. w5100 的fpga通信代码,简单实现UDp操作。为解决基于fpga的嵌入式系统中的实时及通信问题而设计的代码。它可以非常方便地应用。
  3. 所属分类:网络设备

    • 发布日期:2019-09-17
    • 文件大小:35kb
    • 提供者:weixin_42416023
  1. ethernet_test.rar

  2. 本代码将实现FPGA 芯片和PC 之间进行千兆以太网数据通信, 通信协议采用Ethernet UDP 通信协议。 FPGA 通过GMII 总线和开发板上的Gigabit PHY 芯片通信, Gigabit PHY 芯片把数据通过网线发给PC。
  3. 所属分类:其它

  1. 千兆以太网的完整程序代码

  2. 本程序将实现 FPGA 芯片和 PC 之间进行千兆以太网数据通信, 通信协议采用Ethernet,UDP 通信协议。 FPGA 通过 RGMII 总线和开发板上的 Gigabit PHY 片通信, Gigabit PHY芯片把数据通过网线发给 PC,程序中实现了 ARP,UDP,PING 功能,此外还实现了100/1000M 自适应。适用于初级千兆以太网学习。
  3. 所属分类:硬件开发

    • 发布日期:2020-11-23
    • 文件大小:154mb
    • 提供者:SMILEXFJ
  1. FPGA实现以太网UDP通信verilog代码

  2. XILINX FPGA实现以太网UDP通信verilog代码
  3. 所属分类:嵌入式

    • 发布日期:2020-12-26
    • 文件大小:83kb
    • 提供者:weixin_44662351