您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的简单的CPU设计

  2. 基于FPGA设计的一个简单的CPU,有代码和框图。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-02
    • 文件大小:822kb
    • 提供者:charlielv
  1. 用 FPGA 如何自己设计 CPU 和制作计算机

  2. 为了让更多的人能够迅速掌握用 FPGA 自己设计 CPU 和制作计算机的方法,推动我 国计算机科学向深层次发展,本文特一般性 介绍一下设计需要掌握的基本知识和设计制 作计算机的一般过程。
  3. 所属分类:硬件开发

    • 发布日期:2010-03-24
    • 文件大小:222kb
    • 提供者:linweig
  1. 基于FPGA的CPU VHDL设计

  2. William Stallings的计算机结构中的CPU设计,体现微指令与微操作思想。可以实现四则运算,分支跳转,逻辑运算等常见功能。包含各个模块的VHDL文件,总元件图,实验报告(Chinglish...),波形仿真等。使用时请自行重新例化元件。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-17
    • 文件大小:349kb
    • 提供者:renggang
  1. 基于FPGA的CPU设计简介

  2. 基于FPGA的CPU设计简介,里面详细介绍了简易cpu的设计方法和例子,这个cpu是基于FPGA的嵌入式开发。
  3. 所属分类:硬件开发

    • 发布日期:2010-12-01
    • 文件大小:544kb
    • 提供者:x275004975
  1. 开放式的基于FPGA的cpu设计与研究

  2. 完整的cpu设计与研究开发文档,内附完整的代码以及仿真结果图。。。
  3. 所属分类:嵌入式

    • 发布日期:2011-11-28
    • 文件大小:2mb
    • 提供者:luoyeguigen511
  1. FPGA RSIC CPU设计文档和源码

  2. FPGA RSIC CPU设计文档和源码,含有代码和文档说明,很详细
  3. 所属分类:硬件开发

    • 发布日期:2012-02-15
    • 文件大小:394kb
    • 提供者:zglarm
  1. 简化的RISC CPU设计代码

  2. 简化的RISC CPU设计代码,是代码齐全并且模块好..
  3. 所属分类:嵌入式

    • 发布日期:2012-07-23
    • 文件大小:5mb
    • 提供者:a14730497
  1. 用 FPGA 如何自己设计 CPU 和制作计算机

  2. 计算机确实是一个十分复杂的机器,你想了解及设计制造它,一定要有强烈的欲望。
  3. 所属分类:嵌入式

    • 发布日期:2012-12-23
    • 文件大小:222kb
    • 提供者:enrance
  1. CPU 设计 (加法器、乘法器、除法器等,ppt文件)

  2. FPGA设计方面的典型实例,欢迎各位网友参考使用,谢谢!
  3. 所属分类:其它

    • 发布日期:2013-11-23
    • 文件大小:1mb
    • 提供者:u012928217
  1. 哈工大计算机设计与实践cpu源码及报告

  2. 哈工大计算机设计与实践cpu源码及报告,里面包括vhdl源码以及cpu设计报告
  3. 所属分类:硬件开发

    • 发布日期:2014-02-26
    • 文件大小:1mb
    • 提供者:zero_zero00
  1. 用CPU配置Altera公司的FPGA

  2. 目前很多产品都广泛用了FPGA,虽然品种不同,但编程方式几乎都一样:利用专用的EPROM对FPGA进行配置。专用的EPROM价格不便宜,且大不跟上都是一次性OPT方式编程。一旦更改FPGA设计,代价不小。 为了进一步降低产品的成本和升级成本,可以考虑利用板上现有CPU子系统中空闲的ROM空间存放FPGA的配置数据,并由CPU模拟专用EPROM对FPGA进行配置。 本文将以PowerPC860和EP1K30为例,讲解如何利用CPU来配置FPGA。
  3. 所属分类:硬件开发

    • 发布日期:2008-10-27
    • 文件大小:285kb
    • 提供者:Ivan__gu
  1. 用VHDL写的CPU

  2. 基于FPGA的CPU,做自己的CPU。非常适合研究CPU和爱好CPU设计的人学习
  3. 所属分类:硬件开发

    • 发布日期:2015-10-29
    • 文件大小:863kb
    • 提供者:qq_21739445
  1. FPGA设计简易时钟

  2. 此设计是数字时钟,包括ise工程,有闹钟,时钟,秒表,倒计时等功能,应用于CPU设计之中。希望下载代码的不是XUPT的,更不要是107的。
  3. 所属分类:嵌入式

    • 发布日期:2018-06-29
    • 文件大小:25mb
    • 提供者:stanary
  1. FPGA设计CPU

  2. CPU的FPGA实现。一般我们都认为FPGA是一张白纸,如果没有配置,它什么也不是。但是你可以把它设计成一个CPU,现在更好的理解应该把FPGA逻辑和DSP处理单元或者ARM处理器分割开来,但是他们都是可以通过FPGA的内部逻辑实现互联的。
  3. 所属分类:硬件开发

    • 发布日期:2018-01-31
    • 文件大小:305kb
    • 提供者:qq_36266624
  1. 华中科技大学 MIPS_CPU 实现了动态分支预测与FPGA上板 计算机组成原理课程设计 cpu实验--流水 logisim电路图 .zip

  2. 华中科技大学 MIPS_CPU 实现了动态分支预测与FPGA上板 计算机组成原理课程设计 cpu实验--流水 logisim电路图
  3. 所属分类:专业指导

    • 发布日期:2020-02-07
    • 文件大小:346kb
    • 提供者:songzailu6482
  1. 四种FPGA设计思想.pdf

  2. FPGA与CPU编程有很大不同,但在编程思想上基本上可以借鉴C语言编程。对于FPGA的不同功能块,相互之间时并行执行的,互不干扰;但现实中,实现一个较小的完整的功能块,必然是顺序操作的。 先介绍下主流设计方式。FPGA主要包含三种设计方式:面向状态的设计,面向活动的设计和面向结构的设计。
  3. 所属分类:嵌入式

    • 发布日期:2020-07-02
    • 文件大小:343kb
    • 提供者:qq_35722090
  1. FPGA、CPU、DSP的竞争与融合介绍

  2. 对FPGA技术来说,早期研发在5年前就已开始尝试采用多核和硬件协处理加速技术朝系统并行化方向发展。在实际设计中,FPGA已经成为CPU的硬件协加速器,很多芯片厂商采用了硬核或软核CPU+FPGA的模式,今后这一趋势也将继续下去。
  3. 所属分类:其它

    • 发布日期:2020-08-06
    • 文件大小:86kb
    • 提供者:weixin_38659374
  1. FPGA、CPU、DSP的竞争与融合

  2. 对FPGA技术来说,早期研发在5年前就已开始尝试采用多核和硬件协处理加速技术朝系统并行化方向发展。在实际设计中,FPGA已经成为CPU的硬件协加速器,很多芯片厂商采用了硬核或软核CPU+FPGA的模式,今后这一趋势也将继续下去。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:86kb
    • 提供者:weixin_38615397
  1. 基于SYSTEM C的FPGA设计方法

  2. 一、概述   随着VLSI的集成度越来越高,设计也越趋复杂。一个系统的设计往往不仅需要硬件设计人员的参与,也需要有软件设计人员的参与。软件设计人员与硬件设计人员之间的相互协调就变的格外重要,它直接关系到工作的效率以及整个系统设计的成败。传统的设计方法没有使软件设计工作与硬件设计工作协调一致,而是将两者的工作割裂开来。软件算法的设计人员在系统设计后期不能为硬件设计人员的设计提供任何的帮助。同时现在有些大规模集成电路设计中往往带有DSP Core或其它CPU Core。这些都使得单纯地用原理图或
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:100kb
    • 提供者:weixin_38725119
  1. 大整数乘法器的FPGA设计与实现

  2. 大整数乘法是公钥加密中最为核心的计算环节,实现运算快速的大数乘法单元是RSA, ElGamal,全同态等密码体制中急需解决的问题之一。针对全同态加密(FHE)应用需求,该文提出一种基于Schönhage-Strassen算法(SSA)的768 kbit大整数乘法器硬件架构。采用并行架构实现了其关键模块64K点有限域快速数论变换(NTT)的运算,并主要采用加法和移位操作以保证并行处理的最大化,有效提高了处理速度。该大整数乘法器在.Stratix-V FPGA上进行了硬件验证,通过与CPU上使用数论
  3. 所属分类:其它

« 12 3 4 5 6 7 8 9 10 ... 22 »