您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. verilog hdl FPGA硬件描述语言

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `defin
  3. 所属分类:C++

    • 发布日期:2010-04-14
    • 文件大小:86kb
    • 提供者:yangxujunboy
  1. Verilog HDL入门(第3版)

  2. 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `define和`undef 15
  3. 所属分类:C++

    • 发布日期:2010-06-26
    • 文件大小:10mb
    • 提供者:chen202052428
  1. 赛灵思XC4VFX100数据手册

  2. 产品分类 集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 标准包装 24 系列 Virtex®-4 FX LAB/CLB数 10544 逻辑元件/单元数 94896 RAM 位总计 6930432 输入/输出数 576 门数 - 电源电压 1.14 V ~ 1.26 V 安装类型 表面贴装 工作温度 -40°C ~ 100°C 封装/外壳 1152-BBGA,FCBGA 供应商设备封装 1152-FCBGA(35x35)
  3. 所属分类:嵌入式

    • 发布日期:2019-04-22
    • 文件大小:1mb
    • 提供者:wild_boys
  1. FPGA入门教程.pdf

  2. 1、数字电路设计入门 2、FPGA简介 3、FPGA开发流程 4、RTL设计 5、Quartus II 设计实例 6、ModelSim和Testbench112时序逻辑电路 时序逻辑电路由时钟的上升沿或下降沿驱动工作,其实真正被时钟沿驱动的是电路中的 触发器( Register),也称为寄存器。触发器的工作原理和参数如下图 Register的原理和参数 T DQ Clk Clk old tsu:建立时间,在时钟有效沿到来之前触发器数据输入应保持稳定的时间,如果建立时 间不够,数据将不能在这个时钟
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:6mb
    • 提供者:smart_devil
  1. FPGA架构和应用基础知识

  2. FPGA代表现场可编程门阵列,它是一种半导体逻辑芯片,可编程成几乎任何类型的系统或数字电路,类似于PLD。PLD仅限于数百个门,但FPGA支持数千个门。FPGA架构的配置通常使用语言来指定,即HDL(硬件描述语言),其类似于用于ASIC(专用集成电路)的语言。 与固定功能ASIC技术(如标准单元)相比,FPGA可提供许多优势。通常,ASIC需要数月才能制造出来,并且它们的成本将达到数千美元才能获得该设备。但是,FPGA的制造时间不到一秒钟,成本从几美元到一千美元不等。FPGA的灵活性在很大程度
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:70kb
    • 提供者:weixin_38660731
  1. FPGA的逻辑单元与门是什么对应关系

  2. 一般而言FPGA等效门数的计算方法有两种,一是把FPGA基本单元(如LUT+FF,ESB/BRAM)和实现相同功能的标准门阵列比较,门阵列中包含 的门数即为该FPGA基本单元的等效门数,然后乘以基本单元的数目就可以得到FPGA门数估计值;二是分别用FPGA和标准门阵列实现相同的功能,从中统 计出FPGA的等效门数,这种方法比较多的依赖于经验数据。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:49kb
    • 提供者:weixin_38697808
  1. EDA/PLD中的基于FPGA技术高频疲劳试验机控制器的设计

  2. 1 简介   现场可编程门阵列FPGA(FieldProgrammable Gate Array)是美国Xilinx公司于1984年首先开发的一种通用型用户可编程器件。FPGA既具有门阵列器件的高集成度和通用性,又有可编程逻辑器件用户可编程的灵活性。   FPGA由可编程逻辑单元阵列、布线资源和可编程的I/O单元阵列构成,一个FPGA包含丰富的逻辑门、寄存器和I/O资源。一片FPGA芯片就可以实现数百片甚至更多个标准数字集成电路所实现的系统。   FPGA的结构灵活,其逻辑单元、可编程内部
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:83kb
    • 提供者:weixin_38656374
  1. 嵌入式系统/ARM技术中的CPLD技术在PCI总线开关中的应用

  2. PLD(可编程逻辑器件)以其操作灵活、使用方便、开发迅速、投资风险低的特点,很快发展起来,并越来越受人们的瞩目。PLD是可以由用户在工作现场编程的逻辑器件,它从简单的PAL、GAL,已发展到CPLD、EPLD、FPGA和FLEX系列。他们都具有体系结构和逻辑单元灵活、集成度高以及适用范围广等特点。      同以往的PAL、GAL等相比较,FPGA/CPLD的规模比较大,适合于时序、组合等逻辑电路等场合应用。可编程逻辑器件易学、易用,简化了系统设计,缩小了系统规模,提高了系统的可靠性。一个器
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:81kb
    • 提供者:weixin_38590784
  1. 基于FPGA技术高频疲劳试验机控制器的设计

  2. 1 简介   现场可编程门阵列FPGA(FieldProgrammable Gate Array)是美国Xilinx公司于1984年首先开发的一种通用型用户可编程器件。FPGA既具有门阵列器件的高集成度和通用性,又有可编程逻辑器件用户可编程的灵活性。   FPGA由可编程逻辑单元阵列、布线资源和可编程的I/O单元阵列构成,一个FPGA包含丰富的逻辑门、寄存器和I/O资源。一片FPGA芯片就可以实现数百片甚至更多个标准数字集成电路所实现的系统。   FPGA的结构灵活,其逻辑单元、可编程内部
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:82kb
    • 提供者:weixin_38611254