您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. nRF24LE1 数据手册

  2. nRF24LE1 世界上最小、集成度最高的单片超低功耗2.4GHz无线系统芯片 新产品: 2.4GHz超低功耗系统芯片,其中包含nRF24L01+收发器、8位微控制器和闪存 Nordic半导体的nRF24LE1在尺寸方面超过了以前的超低功率(ULP)系统芯片(SoC): 它把产业界中最好的2.4GHz收发器核(nRF24L01+)和一个8位混合信号微控制器与闪存 集成在一块芯片上,用于超低功耗无线系统。这个独一无二的芯片使用QFN封装,尺寸为4 ×4mm,是目前尺寸最小的单片超低功耗无线解决办
  3. 所属分类:嵌入式

    • 发布日期:2009-06-27
    • 文件大小:1mb
    • 提供者:shjqdz
  1. ARM7数据手册(中文版)

  2. 序言: ARM7 是一种低电压,通用32 位RISC 微处理器单元,可作一般应用或嵌入到ASIC 或CSIC 中,其简洁一流的设计特别适用于电源敏感的应用中。ARM7 的小尺寸使它特别适合集成到 比较大的客户芯片中,此芯片中也可以包含RAM, ROM, DSP,逻辑控制和其他代码。 增强特性: ARM7 和ARM6 有相似性,但增加了以下功能: 基于亚微米的制程,增加了速度,减少了电源消耗 3V 操作,很小的电源消耗,并同5V 系统兼容 较高的时钟对所以程序执行较快。 特性总结: l 32 位
  3. 所属分类:硬件开发

    • 发布日期:2009-12-31
    • 文件大小:1mb
    • 提供者:tonglin136
  1. MIPS处理器设计透视(中文版)(屈建勤译)

  2. 本书涵盖了有关mips处理器的发展历史、运行原理和编程等诸多内容。首先介绍了mips的发展历史;然后分别对mips处理器的体系结构、协处理器、cache、中断、内存管理、浮点运算、mips指令集、汇编语言编程、c语言编程、代码的可移植性等细节进行了详细深入的分析;最后列举了一些mips代码的例子。   本书不仅内容充实,而且语言通俗易懂,是mips体系结构领域中全面性和易读性结合的很好的一本书,适合学习mips体系结构的初学者;同时对于mips程序员和高级用户也极有参考价值。   本书既可用作
  3. 所属分类:硬件开发

    • 发布日期:2011-10-24
    • 文件大小:6mb
    • 提供者:flynetcn
  1. see mips run 中文版

  2. 经典的ARM体系结构学习用书,本书涵盖了有关MIPS处理器的发展历史、运行原理和编程等诸多内容。首先介绍了MIPS的发展历史;然后分别对MIPS处理器的体系结构、协处理器、Cache、中断、内存管理、浮点运算、MIPS指令集、汇编语言编程、C语言编程、代码的可移植性等细节进行了详细深入的分析;最后列举了一些MIPS代码的例子。 本书不仅内容充实,而且语言通俗易懂,是MIPS体系结构领域中全面性和易读性结合的很好的一本书,适合学习MIPS体系结构的初学者;同时对于MIPS程序员和高级用户也极有参
  3. 所属分类:嵌入式

    • 发布日期:2013-03-13
    • 文件大小:5mb
    • 提供者:heut09
  1. mips32系统架构手册

  2. 非常好的mips32系统架构手册,详细介绍了流水线,中断,TLB,协处理器等等
  3. 所属分类:硬件开发

    • 发布日期:2017-01-06
    • 文件大小:2mb
    • 提供者:whuzm08
  1. See MIPS Run 中文版

  2. 比较详细的介绍了MIPS体系结构,包括指令集、缓存结构、TLB结构、协处理器等等。同时还介绍了MIPS处理器与Linux系统的结合。
  3. 所属分类:Linux

    • 发布日期:2009-01-18
    • 文件大小:5mb
    • 提供者:jwt793927937
  1. 自己动手写CPU

  2. 《自己动手写CPU(含CD光盘1张)》使用Verilog HDL 设计实现了一款兼容MIPS32指令集架构的处理器——OpenMIPS。OpenMIPS 处理器具有两个版本,分别是教学版和实践版。教学版的主要设计思想是尽量简单,处理器的运行情况比较理想化,与教科书相似,便于使用其进行教学、学术研究和讨论,也有助于学生理解课堂上讲授的知识。实践版的设计目标是能完成特定功能,发挥实际作用。《自己动手写CPU(含CD光盘1张)》分为三篇。第一篇是理论篇,介绍了指令集架构、Verilog HDL的相关
  3. 所属分类:硬件开发

    • 发布日期:2018-04-03
    • 文件大小:103mb
    • 提供者:qq_41921996
  1. 自己动手写CPU

  2. 《自己动手写CPU(含CD光盘1张)》使用Verilog HDL 设计实现了一款兼容MIPS32指令集架构的处理器——OpenMIPS。OpenMIPS 处理器具有两个版本,分别是教学版和实践版。教学版的主要设计思想是尽量简单,处理器的运行情况比较理想化,与教科书相似,便于使用其进行教学、学术研究和讨论,也有助于学生理解课堂上讲授的知识。实践版的设计目标是能完成特定功能,发挥实际作用。 《自己动手写CPU(含CD光盘1张)》分为三篇。第一篇是理论篇,介绍了指令集架构、Verilog HDL的相
  3. 所属分类:嵌入式

    • 发布日期:2018-04-24
    • 文件大小:83mb
    • 提供者:artist_l
  1. 自己动手写CPU

  2. 《自己动手写CPU(含CD光盘1张)》使用Verilog HDL 设计实现了一款兼容MIPS32指令集架构的处理器——OpenMIPS。OpenMIPS 处理器具有两个版本,分别是教学版和实践版。教学版的主要设计思想是尽量简单,处理器的运行情况比较理想化,与教科书相似,便于使用其进行教学、学术研究和讨论,也有助于学生理解课堂上讲授的知识。实践版的设计目标是能完成特定功能,发挥实际作用。《自己动手写CPU(含CD光盘1张)》分为三篇。第一篇是理论篇,介绍了指令集架构、Verilog HDL的相关
  3. 所属分类:互联网

    • 发布日期:2019-07-16
    • 文件大小:84mb
    • 提供者:weixin_45064770
  1. CPU的逻辑电路设计方法.rar

  2. 本书详细介绍CPU的逻辑电路设计方法并给出实际的逻辑电路以及功能模拟结果。全书共分十章,首先从数字逻辑和CPU逻辑电路设计开始,以MIPS体系结构中比较典型的指令为样板,讨论了单周期和多周期的CPU设计技术;然后,讨论了系统控制协处理器的设计;最后讨论了较为复杂的存储管理设计技术、中断和例外管理设计技术和流水线CPU设计技术。书中还用MIPS汇编语言编写了用于CPU测试的简单程序,对所设计的CPU逻辑电路进行功能模拟,以验证CPU逻辑电路的正确性。这些电路和程序以及测试波形图均在书中给出。
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:14mb
    • 提供者:weixin_39840387
  1. 32位嵌入式CPU中系统控制协处理器的设计

  2. MIPS体系结构中的系统控制协处理器简称CP0,它提供指令正常执行所需的环境,进行异常/中断处理、高速缓存填充、虚实地址转换、操作模式转换等操作。单从硬件的角度而言,系统控制协处理器对指令集的作用就相当于操作系统对应用程序的作用一样。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:131kb
    • 提供者:weixin_38682406
  1. 绝对不容错过的超标量处理器架构设计论文

  2. 这是三篇的国外绝对不容错过的超标量处理器架构设计硕博士论文, 1、基于x86超标量处理器微架构设计 2、MIPS浮点指令在超标量架构中的实现 3、MIPS协处理器在超标量架构中的实现
  3. 所属分类:互联网

    • 发布日期:2020-10-05
    • 文件大小:3mb
    • 提供者:sinat_36752903
  1. 嵌入式系统/ARM技术中的32位嵌入式CPU中系统控制协处理器的设计与实现

  2. IPS体系结构中的系统控制协处理器简称CP0,它提供指令正常执行所需的环境,进行异常/中断处理、高速缓存填充、虚实地址转换、操作模式转换等操作。单从硬件的角度而言,系统控制协处理器对指令集的作用就相当于操作系统对应用程序的作用一样。   异常处理   CPU运行过程中常常需要中断正常执行的指令流程,跳转去执行某段特殊的指令段,接着再恢复原来的指令序列。MIPS体系结构中称这样的过程为异常(Exception)。所有的异常都采用统一的机制处理。   对于异常情况,需要采取以下3方面的措施:
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:122kb
    • 提供者:weixin_38597990
  1. 嵌入式系统/ARM技术中的32位嵌入式CPU中系统控制协处理器的设计

  2. 摘  要:系统控制协处理器是MIPS体系结构CPU中必需的一个单元模块。它最主要的功能就是利用一系列特权寄存器记录当前CPU所处的状态,负责异常/中断处理,提供指令正常执行所需的环境。本文论述了一个实现MIPS 4Kc指令集CPU中系统控制协处理器的设计,包括对特权寄存器写操作的实现,精确异常处理机制和全定制后端物理设计。关键词:系统控制协处理器;精确异常处理;流水线;全定制     MIPS体系结构中的系统控制协处理器简称CP0,它提供指令正常执行所需的环境,进行异常/中断处理、高速缓存填充
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:123kb
    • 提供者:weixin_38605590
  1. ProjectPSX:实验性C#Playstation仿真器-源码

  2. ProjectPSX ProjectPSX是原始Sony Playstation(Playstation 1 / PS1 / PSX)的C#编码模拟器 这是一个个人项目,旨在学习硬件和仿真器开发。 ProjectPSX不使用任何外部依赖关系,而使用了相当简单的C#代码。 目前,实现了以下内容: 具有协处理器0和几何转换引擎(GTE)协处理器的CPU(MIPS R3000A)。 总线以互连组件。 GPU,所有命令均通过软件多边形光栅化程序实现。 CDROM:实现了常用命令。 DMA
  3. 所属分类:其它

    • 发布日期:2021-02-04
    • 文件大小:98kb
    • 提供者:weixin_42113754
  1. 轴突:在具有FreeRTOS端口的VHDL中开发的AXIMIPS SoC。 能够抢先或合作运行-源码

  2. 基于等离子AXI的片上系统 基于等离子AXI的片上系统(Plasma-SoC)是的扩展,该处理器使用协处理器0的一小部分实现MIPS I,以便为中断和系统调用提供有限的支持。 顾名思义,Plasma-SoC的内核依靠ARM AMBA4高级可扩展接口(AXI)通过可配置的AXI4-全交叉开关互连进行通信。 Plasma-SoC的主要硬件组件包括CPU ,计时器,中断控制器, GPIO , UART ,互连模块以及为在Digilent Nexys4板上运行而设计的示例设计,以及为Xilinx VC
  3. 所属分类:其它

    • 发布日期:2021-02-04
    • 文件大小:120mb
    • 提供者:weixin_42107165
  1. 浅谈linux kernel对于浮点运算的支持

  2. 目前大多数CPU都支持浮点运算单元FPU,FPU作为一个单独的协处理器放置在处理器核外,但是对于嵌入式处理器,浮点运算本来就少用,有些嵌入式处理器就会去掉浮点协处理器。 X86处理器一般都是有FPU的。而ARM PPC MIPS处理器就会出现没有FPU的现象。 linux kernel如何处理浮点运算,我们就分为带FPU的处理器和不带FPU的处理器来讨论。 (以下为个人知识总结,研究不深,错误之处希望大家指正,共同学习) 一 对于带FPU的处理器 1 对于linux kernel来说,kerne
  3. 所属分类:其它

    • 发布日期:2021-01-10
    • 文件大小:67kb
    • 提供者:weixin_38733333