您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 新型电调谐调频收音机的设计

  2. 应用CXA1019S芯片完成接收机混频、中放、解调等的设计,并用芯片BU2614以PLL频率合成的方法产生穗定的本振和拉制精入调谐回路的谙振频率,从而实现电调谐。单片机采用MCS-51系列对孩率合成器BU2614进行控制,加上健盘、显示和存储器电路,可实现多种程控搜索、电台存储等功能。
  3. 所属分类:嵌入式

    • 发布日期:2010-08-02
    • 文件大小:228kb
    • 提供者:song4412719
  1. PLL原理及应用 频率合成

  2. 关于锁相环的一些原理,应用以及实践,实验等!!
  3. 所属分类:硬件开发

    • 发布日期:2011-05-05
    • 文件大小:169kb
    • 提供者:ly1986916
  1. 基于FPGA的PLL频率合成器设计

  2. 应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。
  3. 所属分类:iOS

    • 发布日期:2011-07-30
    • 文件大小:313kb
    • 提供者:lyj437727815
  1. 频率合成式高频调谐器的分析与研究

  2. 频率合成式高频调谐器的分析与研究,说的还不错哦,可以参考参考
  3. 所属分类:硬件开发

    • 发布日期:2013-07-28
    • 文件大小:255kb
    • 提供者:u011536707
  1. 直接数字频率合成+白居宪编著 淘宝买的,网上找不到

  2. 一本好书,研究dds数字频率合成必读! 内容简介 《直接数字频率合成》共6章,比较全面、深入地讨论了DDS的理论与应用。主要内容包括DDS的基本概念、相位累加器、正弦查表、D/A变换器的噪声分析;拟周期脉冲删除;级数展开、连分式展开;DDS相位噪声和杂散产生的机理及其降低;DDS与PLL的组合;分数-N频率合成器原理;低噪声微波频率合成器的设计原理;新的DDS结构等。 《直接数字频率合成》的特点是:内容新,反映了现在的研究和发展水平;抓住问题的主要方面,把理论与应用结合在一起;可供无线电通信领
  3. 所属分类:嵌入式

    • 发布日期:2013-12-03
    • 文件大小:14mb
    • 提供者:weilei331
  1. DDS/PLL在频率合成中的应用.pdf

  2. DDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdf
  3. 所属分类:专业指导

    • 发布日期:2008-10-28
    • 文件大小:161kb
    • 提供者:q042096
  1. 基于51单片机的低频锁相环频率合成设计

  2. 基于51单片机的锁相环频率合成器的设计。使用PLL集成芯片CD4046,可编程分频芯片CD4522(同MC14522),使用LCD1602显示,频率由按键输入。标准输入信号为1khz方波。
  3. 所属分类:硬件开发

    • 发布日期:2018-04-26
    • 文件大小:52kb
    • 提供者:xianbietao6468
  1. 时钟与频率合成基本原理

  2. 时钟和频率合成的应用领域 ► 锁相环(PLL)的设计与应用 ► 直接数字频率合成(DDS)的设计与应用 ► 数据转换器时钟的问题 ► 时钟产生与分配
  3. 所属分类:硬件开发

    • 发布日期:2018-09-06
    • 文件大小:4mb
    • 提供者:liu5032
  1. PLL频率合成程序 AVR单片机

  2. 用于无线接收本振频率合成的PLL单片机程序 AVR, 固定开机频率,步进设置,频率加减,本振频差设置
  3. 所属分类:硬件开发

    • 发布日期:2019-02-23
    • 文件大小:4mb
    • 提供者:bg512437
  1. 基于FPGA的PLL频率合成器设计

  2. 频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。频率合成器是电子系统的心脏,是影响电子系统性能的关键因素之一。本文结合FPGA技术、锁相环技术、频率合成技术,设计出了一个整数/半整数频率合成器,能够方便地应用于锁相环教学中,有一定的实用价值。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:235kb
    • 提供者:weixin_38674569
  1. 基于锁相环的频率合成电路设计

  2. 从20世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字PLL器件,它们在数字通信中的载波同步、位同步、相干解调等方面起着重要的作用。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:227kb
    • 提供者:weixin_38746293
  1. EDA/PLD中的基于锁相环的频率合成电路设计

  2. 0 引言   锁相环简称PLL,是实现相位自动控制的一门技术,早期是为了解决接收机的同步接收问题而开发的,后来应用在电视机的扫描电路中。由于锁相技术的发展,该技术已逐渐应用到通信、导航、雷达、计算机到家用电器的各个领域。自从20世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:252kb
    • 提供者:weixin_38639615
  1. 基于锁相环的频率合成电路设计

  2. 锁相环简称PLL,是实现相位自动控制的一门技术,早期是为了解决接收机的同步接收问题而开发的,后来应用在电视机的扫描电路中。由于锁相技术的发展,该技术已逐渐应用到通信、导航、雷达、计算机到家用电器的各个领域。自从20世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字PLL器件,它们
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:529kb
    • 提供者:weixin_38680671
  1. 基于FPGA的PLL频率合成器

  2. 应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:245kb
    • 提供者:weixin_38719643
  1. RFID技术中的直接数字频率合成技术

  2. 频率合成技术包括传统的直接频率合成(DS)、锁相环间接频率合成(PLL)和直接数字频率合成(Direct Digital Frequency Synthesis-DDFS或DDS)。                锁相环是一种反馈控制电路,其特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输人信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:48kb
    • 提供者:weixin_38667697
  1. EDA/PLD中的基于FPGA的PLL频率合成器设计

  2. 摘 要:应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。   频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。频率合成器是电子系统的心脏,是影响电子系统性能的关键因素之一。本文结合FPG
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:195kb
    • 提供者:weixin_38563871
  1. 电源技术中的ADI公司推出创新的直接数字频率合成技术,适合用于低功耗便携式电子产品

  2. Analog Devices, Inc.(纽约证券交易所代码:ADI)公司,全球领先的高性能信号处理半导体解决方案供应商,日前推出专门为无线、便携式设备而设计的完全低功耗、低成本直接数字频率合成器(DDS),将业界一流的直接数字频率合成技术扩展用于电池供电的工业、通信与军事电子设备。与竞争产品使用的数字频率合成方法不同, AD9913是第一款在250 MHz时钟速率下功耗仅为50mW的直接数字频率合成器(DDS)。该器件采用紧凑的CSP封装,整体成本不到5美元,是非常适合于便携式条码扫描仪、雷达
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:60kb
    • 提供者:weixin_38502292
  1. 采用AD9858和AD4360_2实现UHF波段频率合成系统的设计

  2. 穿墙雷达是一种能够穿透非金属墙壁,并对墙壁后面人员或物体进行探测、追踪和定位的雷达系统,一般采用超带宽步进体制。本实验室搭建的穿墙雷达系统需要一个l~2 GHz频带的信号源。根据系统带宽以及杂散、相位噪声等系统参数要求,笔者采用DDS+PLL混合频率合成技术,并充分利用AD9858等高集成化芯片,设计了一种可满足系统信号源输出要求的频率合成器。 1 系统原理与结构 DDS+PLL频率合成器的基本原理是用一个低频、高分辨率的DDS频率来激励或者插入PLL,然后将两者的优势结
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:238kb
    • 提供者:weixin_38710127
  1. 基于FPGA的PLL频率合成器设计

  2. 摘 要:应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。   频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。频率合成器是电子系统的心脏,是影响电子系统性能的关键因素之一。本文结合FPG
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:252kb
    • 提供者:weixin_38696176
  1. 基于锁相环的频率合成电路设计

  2. 0 引言   锁相环简称PLL,是实现相位自动控制的一门技术,早期是为了解决接收机的同步接收问题而开发的,后来应用在电视机的扫描电路中。由于锁相技术的发展,该技术已逐渐应用到通信、导航、雷达、计算机到家用电器的各个领域。自从20世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:227kb
    • 提供者:weixin_38719702
« 12 3 4 5 6 7 »