您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. fpga两片ram的乒乓操作

  2. 两片ram的乒乓操作,quartus 18.1的工程文件,包括testbench。
  3. 所属分类:硬件开发

    • 发布日期:2019-09-20
    • 文件大小:3mb
    • 提供者:changshengxiao
  1. 基于FPGA的TS over IP的设计与实现

  2. 本文设计与实现了一种基于FPGA和MCU(R8051XC2)的TS over IP系统,并对传统的TS over IP系统进行了改进。此系统通过从标准TS流接口接收TS流,将其以乒乓操作的方式存放在两个双口RAM中,再通过一定方法封装IP包发送至网络,实现了TS流和网络IP数据包的相互转换。此系统在相同情况相比传统的使用FIFO作为缓冲器的系统,运行效率有明显的提高。
  3. 所属分类:其它

    • 发布日期:2020-07-21
    • 文件大小:116kb
    • 提供者:weixin_38670420
  1. 双口RAM在PCI总线与AVR接口设计中的应用

  2. 为了提高PCI总线与AVR单片机之间的数据传输速度,利用双口RAM通过共享的方式实现PCI总线与AVR单片机之间的高速数据交换。利用有限状态机方法将PCI接口芯片局部端逻辑转换为双口RAM读写控制信号和地址数据信号,并通过仿真工具Modelsim Se对接口电路进行了验证,得出的仿真波形符合要求;利用乒乓操作方法实现PCI接口芯片和AVR单片机交替读/写数据存储区,有效提高了PCI总线与AVR单片机之间的数据传输速度。实践证明该设计方法是解决高低速设备的传输瓶颈问题的有效途径。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:324kb
    • 提供者:weixin_38718690
  1. JPEG-LS多路并行译码的FPGA实现

  2. 提出了一种基于FPGA的JPEG-LS的多路并行译码系统,运用VHDL语言实现,以提高图像的译码速度。系统主要分为检测模块、译码模块和码流分配模块三部分。在检测模块中提取和去除头文件的图像信息,译码模块则根据算法对图像数据进行恢复,码流分配模块为多路并行算法的关键,利用流水线结构的思路采用乒乓操作将码流从检测模块传送到外部RAM。在译码时采用同样的方法将数据送入多个译码模块进行译码。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:183kb
    • 提供者:weixin_38687648
  1. EDA/PLD中的基于FPGA的三端口非透明型SDRAM控制器

  2. 摘 要:本文采用Altera 公司的Stratix 系列FPGA 实现了一个三端口非透明型SDRAM 控 制器,该控制器面向用户具有多个端口,通过轮换优先级的设计保证了多个端口平均分配 SDRAM的带宽且不会降低传输速率。将访问SDRAM空间虚拟成一个简单的访问三口RAM 的操作,采用乒乓的DMA 传输机制大大提高了数据传输的带宽和效率。   1 引言   SDRAM 具有存储容量大、速度快、成本低的特点,因此广泛应用于雷达信号处理等需 要海量高速存储的场合,但是SDRAM 的操作相对复杂,
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:133kb
    • 提供者:weixin_38734492
  1. 基于FPGA的三端口非透明型SDRAM控制器

  2. 摘 要:本文采用Altera 公司的Stratix 系列FPGA 实现了一个三端口非透明型SDRAM 控 制器,该控制器面向用户具有多个端口,通过轮换优先级的设计保证了多个端口平均分配 SDRAM的带宽且不会降低传输速率。将访问SDRAM空间虚拟成一个简单的访问三口RAM 的操作,采用乒乓的DMA 传输机制大大提高了数据传输的带宽和效率。   1 引言   SDRAM 具有存储容量大、速度快、成本低的特点,因此广泛应用于雷达信号处理等需 要海量高速存储的场合,但是SDRAM 的操作相对复杂,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:152kb
    • 提供者:weixin_38693311