您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 信号逻辑电平标准详解

  2. 信号的逻辑电平经历了从单端信号到差分信号、从低速信号到高速信号的发展过程。最基本的单端信号逻辑电平为CMOS、TTL,在此基础上随着电压摆幅的降低,出现LVCMOS、LVTTL等逻辑电平.......
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:40960
    • 提供者:weixin_38742647
  1. TTL和COMS电平匹配以及电平转换的方法

  2. 本文主要介绍了一下关于TTL和COMS电平匹配以及电平转换的方法,希望对你的学习有所帮助。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:62464
    • 提供者:weixin_38571453
  1. TTL和CMOS电平总结

  2. 本文总结了TTL和CMOS电平的特点、使用方式等内容 。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:66560
    • 提供者:weixin_38592256
  1. 一些电平标准

  2. 现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:62464
    • 提供者:weixin_38614636
  1. 详解TTL和CMOS电平

  2. 本文主要重点介绍了TTL和CMOS 电平的相关知识。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:105472
    • 提供者:weixin_38501826
  1. TTL与CMOS电路的区别

  2. 本文介绍了TTL电平和CMOS电平之间的区别以及使用注意事项等内容。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:38912
    • 提供者:weixin_38680664
  1. TTL、CMOS、LVTTL、LVCMOS都是神马

  2. TTL电平的VIH/VIL一般是2V/0.8V,VOH/VOL一般是 2.4V/0.4V,不论是3.3V还是5V的TTL都一样的;CMOS的VIH/VIL一般是70%VCC/30%VCC,VOH/VOL一般是80% VCC/20%VCC,所以不同的电平不能互推! 另外CMOS的速度比较快,一般的高速器件采用!
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:44032
    • 提供者:weixin_38694566
  1. ttl与coms电平使用起来有什么区别

  2. 本文介绍了TTL门和CMOS门使用的区别。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:28672
    • 提供者:weixin_38670208
  1. 常见逻辑电平标准总结

  2.  现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的 LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。
  3. 所属分类:其它

    • 发布日期:2020-08-20
    • 文件大小:63488
    • 提供者:weixin_38638647
  1. TTL电平和CMOS电平总结

  2. 导读: TTL电路有集电极开路OC门,MOS管也有和集电极对应的漏极开路的OD门,它的输出就叫做开漏输出
  3. 所属分类:其它

    • 发布日期:2020-08-27
    • 文件大小:82944
    • 提供者:weixin_38717031
  1. 基础电子中的一些常用的电平标准

  2. 现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。   TTL:Transistor-Transistor Logic 三极管结构。   Vcc:5V;VOH>=2.4V;VOL=2V;VIL=2.4V;VOL=2V;VIL=2.0V;VOL=1.7V;VILCMOS输入。   
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:40960
    • 提供者:weixin_38604916
  1. 集成电路中的【E问E答】CMOS和TTL集成门电路多余输入端如何处理?

  2. CMOS和TTL集成门电路在实际使用时经常遇到这样一个问题,即输入端有多余的,如何正确处理这些多余的输入端才能使电路正常而稳定的工作?     一、CMOS门电路     CMOS 门电路一般是由MOS管构成,由于MOS管的栅极和其它各极间有绝缘层相隔,在直流状态下,栅极无电流,所以静态时栅极不取电流,输入电平与外接电阻无关。由于MOS管在电路中是一压控元件,基于这一特点,输入端信号易受外界干扰,所以在使用CMOS门电路时输入端特别注意不能悬空。在使用时应采用以下方法:     1、与门和
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:63488
    • 提供者:weixin_38612909
  1. 数据转换/信号处理中的信号逻辑电平标准详解

  2. 信号的逻辑电平经历了从单端信号到差分信号、从低速信号到高速信号的发展过程。最基本的单端信号逻辑电平为CMOS、TTL,在此基础上随着电压摆幅的降低,出现LVCMOS、LVTTL等逻辑电平,随着信号速率的提升又出现ECL、PECL、LVPECL、LVDS、CML等差分信号逻辑电平。     1.信号逻辑电平参数概念定义     逻辑电平是指数字信号电压的高、低电平,相关参数定义如下:     (1)输入高电平门限Vih:保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:48128
    • 提供者:weixin_38640473
  1. 只用少量TTL与CMOS逻辑元件的逻辑探头

  2. 图1中的电路用LM358双运放作为一只比较器,再加上几支廉价的元件,就做成了一个TTL(晶体管-晶体管逻辑)/CMOS逻辑探头。电路的电源取自待测电路,可以工作在TTL或CMOS逻辑电平。运放IC1A与IC1B在一个LM358封装内。开关S1用于选择TTL或CMOS工作模式。绿色LED表示逻辑低,红色LED表示逻辑高。   IC1A的非反相输入端与IC1B的反相输入端连接到测试探头上。电路使用90%的电源电压作为CMOS逻辑高,2.7V作为TTL逻辑高。TTL和CMOS都用0.7V作为逻辑
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:59392
    • 提供者:weixin_38514805
  1. 基础电子中的CMOS和TTL集成门电路多余输入端处理

  2. 一、CMOS门电路  CMOS 门电路一般是由MOS管构成,由于MOS管的栅极和其它各极间有绝缘层相隔,在直流状态下,栅极无电流,所以静态时栅极不取电流,输入电平与外接电阻无关。由于MOS管在电路中是一压控元件,基于这一特点,输入端信号易受外界干扰,所以在使用CMOS门电路时输入端特别注意不能悬空。在使用时应采用以下方法:  1、与门和与非门电路:由于与门电路的逻辑功能是输入信号只要有低电平,输出信号就为低电平,只有全部为高电平时,输出端才为高电平。而与非门电路的逻辑功能是输入信号只要有低电平,
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:58368
    • 提供者:weixin_38500090
  1. 几种常用逻辑电平电路的特点及应用

  2. 在通用的电子器件设备中,TTL和CMOS电路的应用非常广泛。但是面对现在系统日益复杂,传输的数据量越来越大,实时性要求越来越高,传输距离越来越长的发展趋势,掌握高速数据传输的逻辑电平知识和设计能力就显得更加迫切了。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:216064
    • 提供者:weixin_38682086
  1. TTL电平和CMOS电平总结

  2. TTL电平和CMOS电平总结。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:80896
    • 提供者:weixin_38727825
  1. 基础电子中的TTL与非门电路及TTL与非门的技术参数

  2. TTL与非门电路   基本TTL反相器不难改变成为多输入端的与非门 。它的主要特点是在电路的输入端采用了多发射极的BJT ,如下图所示。器件中的每一个发射极能各自独立地形成正向偏置的发射结 ,并可促使BJT进人放大或饱和区。两个或多个发射极可以并联地构成一大面积的组合发射极。   下图是采用多发射极BJT用作3输入端TTL与非门的输入器件的一个实例。当任一输入端为低电平时,T1的发射结将正向偏置而导通,T2将截止。结果将导致输出为高电平。只有当全部输入端为高电平时,T1将转入倒置放大
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:186368
    • 提供者:weixin_38595528
  1. 基础电子中的TTL或CMOS集电极开路输出的功耗

  2. 用来计算TTL集电极开路输出电路静态功耗的公式如下:   其中:VT=上拉电阻的有效端接电压   R=端接电阻的有效值   VHI=高电平输出(通常等于VT)   VLO=低电平输出   VEE=输出晶体管的射极(或源极)的电源电压   P静态=输出驱动器的功耗   BTL系列的收发器使用集电极开路驱动器,上拉电阻与+2.0V相连。逻辑工作电平为+2.0V和+1.0V。BTL驱动电路包含一个肖特基二极管(见图中的D1),与它的输出引脚串联。当Q1截止时此二极管反向偏置,形成
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:54272
    • 提供者:weixin_38725086
  1. 工业电子中的工控机I/O板卡TTL输入与接线方式

  2. TTL入    TTL是Transistor Transistor Logtc的缩写,意为晶体管—晶体管逻辑。它是一般卡最常使用的输出从接线方式。在微机测控系统中,习惯用TTL电路作为基本电路元件。其他电路输入和输出的电平与TTL是不兼容的,因此必须进行相互间的电子转换。   (1)信号范围。其额定电位是0~5V。高电位的范围是2~5V之间,而低电平则是在0~7V之间。高低电平的信号范围的规定是考虑到芯片的可接受范围,例如0~0.7V表示“关闭”,而以2~5V代表“打开”。    (2)接线方式
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:52224
    • 提供者:weixin_38553681
« 1 2 3 4 5 6 7 89 10 11 12 13 ... 34 »