您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于信号完整性分析的高速数字PCB 的设计方法

  2. 1. 信号完整性问题概述 2. 传统的PCB板设计方法 3. 基于信号完整性分析的PCB设计方法 4. 信号完整性分析模型 4.1. PCB 设计的SI 模型 a. SPICE 模型 b. IBIS 模型 c. Verilog-AMS 模型和VHDL-AMS 模型 4.2 模型的选用 5. 设计方法与现有EDA软件的结合
  3. 所属分类:C

    • 发布日期:2010-01-25
    • 文件大小:16kb
    • 提供者:vivian1915
  1. 常用的三种PCB板级信号完整性分析模

  2. 常用的三种PCB板级信号完整性分析模; 1、SPIC 2、IBIS模型E模型 3、Verilog-AMS模型和VHDL-AMS模型
  3. 所属分类:专业指导

    • 发布日期:2010-09-02
    • 文件大小:43kb
    • 提供者:seekjob2010
  1. VerilogA標準參考手冊

  2. VerilogA標準參考手冊, 方便查閱和學習, 這份還不錯!
  3. 所属分类:其它

    • 发布日期:2011-12-27
    • 文件大小:272kb
    • 提供者:wu8d
  1. Verilog AMS language reference manual

  2. Verilog AMS Language Reference Manual Analog & Mixed-signal Extension to Verilog HDL
  3. 所属分类:硬件开发

    • 发布日期:2012-04-26
    • 文件大小:3mb
    • 提供者:tony1129
  1. THE DESIGNER’S GUIDE TO VERILOG-AMS

  2. The Verilog Hardware Descr iption Language (Verilog-HDL) has long been the most popular language for describing complex digital hardware. It started life as a proprietary language but was donated by Cadence Design Systems to the design community to
  3. 所属分类:硬件开发

    • 发布日期:2013-06-18
    • 文件大小:7mb
    • 提供者:zklty
  1. Verilog AMS standard 2.4

  2. Verilog AMS标注,2.4版本,含VPI编程接口。pdf格式,共计438也,带书签。
  3. 所属分类:电信

    • 发布日期:2018-09-04
    • 文件大小:2mb
    • 提供者:janexuechan
  1. Verilog-AMS实值建模指南.pdf

  2. 实值建模(RVM)是一种方法,你可以通过它来执行模拟或验证 采用离散模拟实值的混合信号设计。 这只允许使用模拟 该数字解算器,避免了较慢的模拟仿真,实现了密集的验证 短时间内混合信号设计。 在这种情况下,您需要考虑权衡 在仿真性能和精度之间。 RVM还提供了链接的可能性 与其他先进的验证技术,如基于断言的验证,没有 与模拟引擎接口或定义新的语义来处理 模拟值。 预计您将通过迁移模拟来启用RVM flow 模型或晶体管级设计到RVM风格
  3. 所属分类:其它

  1. IEEE院士K.Kundert的论文.pdf

  2. Ken Kundert (IEEE院士)于1979年获得理学学士学位,工程学硕士学位。 1983年毕业 1989年获得博士学位,全部来自大学 加州伯克利分校。 他是Tektronix和惠普的电路设计师,并参与了 HP 8510微波网络分析仪。 从1989年到2005年,他在Cadence Design工作 系统作为一个整体。 他创造了幽灵党 幽灵党电路仿真系列的主要架构师。 因此,他领导了幽灵党 SpectreHDL, SpectreRF。 他在发展中也发挥了关键作用 并对两者做出了重大贡献
  3. 所属分类:其它

  1. 英文版irun使用手册

  2. 英文版,irun使用手册,仿真过程中的编译工具,来自于cadence公司。irun支持各种源程序文件输入,verilog,systemverilog,VHDL,verilog AMS,VHDL AMS,specman e,和其他语言程序编写的文件如C,C++,并且使用合适的编译器对其进行编译。当输入的文件,都编译完毕后,irun自动启动ncelab,去elaborate,产生snapshot,最后启动ncsim仿真器去仿真snapshot。
  3. 所属分类:其它

    • 发布日期:2020-03-20
    • 文件大小:677kb
    • 提供者:weixin_45390726
  1. verilogamsref.pdf

  2. verilogams reference使用文档,可供自学,查找ams语法功能使用 This manual describes the analog and mixed-signal aspects of the Cadence® Verilog®-AMS language. With Verilog-AMS, you can create and use modules that describe the high-level behavior and structure of analog,
  3. 所属分类:教育

  1. EDA/PLD中的安捷伦更新先进设计系统EDA软件加强串行链路设计能力

  2. 安捷伦科技推出先进设计系统(ADS)高频电子设计自动化(EDA)软件的第3个更新版本(Update 3)。其新增特性包括串行器/解串器(SERDES)/Verilog模拟混合信号(AMS)协同仿真以及其他信号完整性能力,可为设计人员提供一个更完整的串行链路信号完整性设计流程,使他们能够确定模拟元器件和数字元器件将会协同工作。   安捷伦EEsof EDA部门产品营销经理Sanjeev Gupta表示:“这是连续第三次更新的ADS版本,我们为信号完整性设计人员添加了新的功能。通过协同仿真和使用
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:48kb
    • 提供者:weixin_38608693
  1. EDA/PLD中的安捷伦ADS高频EDA软件发布第3个更新版本Update 3

  2. 安捷伦科技(Agilent)宣布推出先进设计系统(ADS)高频电子设计自动化(EDA)软件的第3个更新版本(Update 3)。其新增特性包括串行器/解串器(SERDES)/Verilog模拟混合信号(AMS)协同仿真以及其他信号完整性能力,可为设计人员提供一个更完整的串行链路信号完整性设计流程,使他们能够确定模拟元器件和数字元器件将会协同工作。ADS是领先的EDA平台,适用于微波和射频电路及系统设计。它可为手机、寻呼机、无线网络、雷达、卫星通信系统和高速数字有线设计等产品的设计人员提供完整的设
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:43kb
    • 提供者:weixin_38640794
  1. 安捷伦更新先进设计系统EDA软件加强串行链路设计能力

  2. 安捷伦科技推出先进设计系统(ADS)高频电子设计自动化(EDA)软件的第3个更新版本(Update 3)。其新增特性包括串行器/解串器(SERDES)/Verilog模拟混合信号(AMS)协同仿真以及其他信号完整性能力,可为设计人员提供一个更完整的串行链路信号完整性设计流程,使他们能够确定模拟元器件和数字元器件将会协同工作。   安捷伦EEsof EDA部门产品营销经理Sanjeev Gupta表示:“这是连续第三次更新的ADS版本,我们为信号完整性设计人员添加了新的功能。通过协同仿真和使用
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:47kb
    • 提供者:weixin_38650150
  1. 安捷伦ADS高频EDA软件发布第3个更新版本Update 3

  2. 安捷伦科技(Agilent)宣布推出先进设计系统(ADS)高频电子设计自动化(EDA)软件的第3个更新版本(Update 3)。其新增特性包括串行器/解串器(SERDES)/Verilog模拟混合信号(AMS)协同仿真以及其他信号完整性能力,可为设计人员提供一个更完整的串行链路信号完整性设计流程,使他们能够确定模拟元器件和数字元器件将会协同工作。ADS是的EDA平台,适用于微波和射频电路及系统设计。它可为手机、寻呼机、无线网络、雷达、卫星通信系统和高速数字有线设计等产品的设计人员提供完整的设计集
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:42kb
    • 提供者:weixin_38722193