您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. xtensa处理器介绍

  2. xtensa 处理器提供可配置的灵活设计方案,可为用户量身定做,并且有自定义的扩展指令TIE
  3. 所属分类:专业指导

    • 发布日期:2010-05-29
    • 文件大小:4mb
    • 提供者:zhongyunde
  1. 用Xtensa可配置处理器实现高性能低功耗系统

  2. 可配置处理器允许嵌入式开发人员来定制适合目标算法的处理器,使得处理器和算法能够更好地匹配。设计人员可以增加专用的、可变宽度的寄存器,专用的执行部件和更宽的数据总线以达到专用算法的最优处理器配置。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:61kb
    • 提供者:weixin_38667581
  1. 嵌入式系统/ARM技术中的Tensilica授权香港应科院使用Xtensa可配置处理器

  2. Tensilica 是一个迅速成长的公司。 本公司主要产品是在专业性应用程序微处理器上, 为现今高容量嵌入式系统提供最优良的解决方案。它的 Xtensa 处理器是一个可以自由装组、可以弹性扩张,并可以自动合成的处理器核心。Xtensa 是第一个专为嵌入式单芯片系统而设计的微处理器。为了让系统设计工程师能够弹性规划、 执行单芯片系统 的各种应用功能,Xtensa 在研发初期就已锁定成一个可以自由装组的架构。   Tensilica日前宣布,香港应用科技研究院选择Tensilica Xtensa可配
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:47kb
    • 提供者:weixin_38690275
  1. 嵌入式系统/ARM技术中的Xtensa处理器窗寄存器函数调用机制与应用

  2. 现代处理器为了更好的支持高级编程语言的高效编译,通常处理器所拥有的通用寄存器的数目都有16个甚至32个之多,如此多的寄存器在比较复杂的应用程序上实现深度嵌套调用的时候,为了保证程序的正确执行,寄存器要频繁的进行入栈和出栈操作,这样频繁的堆栈存储器访问将明显降低应用程序的性能,为有效解决这一问题,Tensilica的Xtensa架构设计了一种Windows旋转方式的寄存器管理机制,将逻辑寄存器和物理寄存器分开,在函数调用的时候通过windows滑动切换逻辑寄存器,从而避免寄存器覆盖,减少压栈和出栈
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:228kb
    • 提供者:weixin_38670501
  1. 开放性32位RISC处理器IP核的比较与分析

  2. 高性能的处理器核是SOC设计中最为关键和核心的部分。绝大多数SOC 的处理器都采用了RISC体系结构。RISC 处理器具有指令效率高、电路面积小和功率消耗低等特点, 满足了SOC 高性能、低成本和低功耗的设计要求。目前在SOC 设计中广泛使用的32bit RISC 处理器, 如ARM 公司的ARM 处理器, IBM 的PowerPC 处理器,MIPS 公司的MIPS 处理器,Motorola 的MCore 处理器, Tensilica 公司的Xtensa 处理器等均属于商业内核, 使用者必须支付
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:106kb
    • 提供者:weixin_38627521
  1. 基于Xtensa可配置处理器技术的视频加速引擎技术开发

  2. 现代可配置和可扩展处理器是构建定制视频和音频引擎的理想选择。Tensilica公司提供相关的视频和音频IP作为SOC模块,包括HiFi 2音频引擎、钻石系列标准的38xVDO(视频)多标准和多分辨率视频方法。与之匹配的软件编解码器是非常重要的。HiFi 2音频引擎与相关的软件一起可完成绝大部分流行的音频编解码器,例如MP3、AAC、WMA等。类似地,钻石 38xVDO 视频加速引擎与相应的编码器和译码器软件可以实现H.264 (包括Baseline、Main和profiles)、MPEG-4 (
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:526kb
    • 提供者:weixin_38516804
  1. 嵌入式系统/ARM技术中的Tensilica推出处理器产品集成实时跟踪功能

  2. Tensilica公司宣布,一项可选的全速非侵入式指令跟踪功能已被添加进其钻石标准系列和Xtensa可配置处理器IP核中。Tensilica公司TRAX-PC处理器跟踪捕获单元与Nexus5001相兼容,适用于调试复杂的且具有挑战性的实时应用,例如引擎和发动机控制。在Tensilica公司Xplorer集成设计环境(IDE)中已完全集成了片上TRAX硬件的使用和软件控制,从而软件工程师能够方便的利用TRAX-PC处理器跟踪捕获宏单元进行程序开发和调试。   Tensilica公司的处理器产品
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:56kb
    • 提供者:weixin_38586942
  1. 电子测量中的Tensilica为Xtensa处理器和钻石标准系列IP核提供实时跟踪支持

  2. Tensilica公司日前宣布,一项可选的全速非侵入式指令跟踪功能已被添加进其钻石标准系列和Xtensa可配置处理器IP核中。Tensilica公司TRAX-PC处理器跟踪捕获单元与Nexus5001相兼容,适用于调试复杂的且具有挑战性的实时应用,例如引擎和发动机控制。在Tensilica公司Xplorer集成设计环境(IDE)中已完全集成了片上TRAX硬件的使用和软件控制,从而软件工程师能够方便的利用TRAX-PC处理器跟踪捕获宏单元进行程序开发和调试。   Tensilica公司的处理器产
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:62kb
    • 提供者:weixin_38723236
  1. 单片机与DSP中的Tensilica所有处理器IP核新添实时跟踪

  2. Tensilica称一项可选的非侵入式指令跟踪功能已被添加进其钻石标准系列和Xtensa可配置处理器IP核中。该TRAX-PC处理器跟踪捕获单元与Nexus5001相兼容,适用于调试复杂的实时应用,例如引擎和发动机控制。在Tensilica Xplorer集成设计环境(IDE)中已完全集成了片上TRAX硬件的使用和软件控制,从而可以利用TRAX-PC处理器跟踪捕获宏单元进行程序开发和调试。   伴随全球第二代钻石系列处理器的推出Diamond Standard 106Micro,小型且可许可
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:56kb
    • 提供者:weixin_38663544
  1. 嵌入式系统/ARM技术中的Tensilica增强Xtensa系列, 添加新硬件选项、总线桥和软件工具

  2. Tensilica日前宣布,完成对其Xtensa可配置处理器系列(Xtensa 7和Xtensa LX2)进行升级,添加新硬件选项和软件增强工具,使其适合更多SoC(片上系统)设计工程师的需求。添加功能包括支持新型、更小通用寄存器文件、一个新型整数乘法器和除法器运算单元、2种新AMBA:trade_mark:(高级微控制器总线架构3.0)总线桥,以及一款易用的新配置工具,该工具可分析C/C++源代码,并可自动建议VLIW(超长指令字)指令扩展,从而代码性能比通用代码的提高30%-60%。所有新功
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:64kb
    • 提供者:weixin_38736760
  1. EDA/PLD中的Tensilica Diamond标准处理器IP核支持低成本FPGA仿真

  2. Tensilica公司发布,目前可支持在低成本的Avnet LX60 FPGA开发板上进行Diamond Standard处理器系列的高速硬件仿真。软件开发工程师可利用该通用并低成本的FPGA开发板,在Xilinx Virtex-4 FPGA运行Diamond Standard处理器IP核,从而加速软件设计、调试和程序优化。   Tensilica公司Diamond Standard软件开发工程师的工具包(Diamond SDK)包括一个IDE(Xtensa  Xplorer  集成设计开发环境
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:48kb
    • 提供者:weixin_38636461
  1. 电源技术中的Atheros获Tensilica的Xtensa处理器内核授权

  2. Tensilica(泰思立达)公司宣布Atheros已经获得Xtensa可配置、可扩展的处理器内核的授权,并将其用于今后的产品设计。     “我们之所以选择Tensilica公司的Xtensa处理器,是因为其高性能、低功耗以及小尺寸对于大多数对体积要求相当严格的高性能无线应用来说是很理想的选择。” Atheros通信公司的工程副总裁Rick Bahr说,“Xtensa这种可配置及可扩展的微处理器为我们公司和我们的客户提供了高度的设计灵活性,从而满足日益增长的终端产品应用的需求。”      T
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:37kb
    • 提供者:weixin_38610012
  1. RFID技术中的LG采用Tensilica处理器IP核进行T-DMB芯片组中的音频设计

  2. Tensilica公司日前宣布,韩国LG电子获得其Diamond 330HiFi 音频内核的授权,该产品是业界最受欢迎的用于手机中的音频处理的IP核。LG电子将在下一代移动电视的芯片组中采用Diamond 330HiFi音频引擎。   LG电子最近在他们地面数字多媒体广播(T-DMB)电话中采用Tensilica公司的Xtensa处理器IP核完成了视频处理和控制的功能。现在LG又选择了Diamond 33HIFI来实现下一代产品的音频功能。对此LG的副总裁Woo-Hyun Paik博士表示,“
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:42kb
    • 提供者:weixin_38641896
  1. Epson最新REALOID打印机引擎芯片采用Tensilica可配置处理器IP核

  2. Tensilica公司宣布,Seiko Epson公司与其签署一项长期的授权许可协议,将Tensilica公司的Xtensa系列可配置处理器IP核用于Epson最新的REALOID系列打印机引擎芯片的设计。第一代REALOID芯片已被用于Epson最近的可打印照片的喷墨打印机和包括最近发布的Colorio PM系列的多功能打印机(MFP)中。Epson 公司Stylus Photo R380 超级高精度基于REALOID的打印机目前已在美国销售。这项战略合作关系也包括了下一代REALOID设计。
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:56kb
    • 提供者:weixin_38518885
  1. 通信与网络中的TensilicaHiFi处理器内核新增Ogg Vorbis解码器

  2. Tensilica HiFi 2音频引擎和Diamond 330 HiFi处理器内核新增Ogg Vorbis解码器   Tensilica公司日前宣布已在其广受欢迎的Xtensa HiFi 2 音频引擎和Diamond 330 HiFi处理器内核的音频算法软件包中新增了一款Ogg Vorbis解码器。 Xtensa HiFi 2 音频引擎和算法软件包是最受市场欢迎的音频处理器IP方案,其应用十分广泛,覆盖了从手机消费类音频产品到数字电视等多种多媒体应用领域中。2006年,Tensilica公司客
  3. 所属分类:其它

    • 发布日期:2020-11-29
    • 文件大小:54kb
    • 提供者:weixin_38744557
  1. Tensilica推出Xtensa VI可配置且可扩展处理器内核

  2. 提供颠覆传统SoC设计方法的可配置处理器技术, 目前该领域全球唯一自动化设计方案的供应商—Tensilica(泰思立达)公司今天发布Xtensa处理器家族的新成员—用于片上系统(SoC)设计的可配置且可扩展的处理器内核Xtensa VI。作为Tensilica公司主要产品Xtensa V处理器内核的换代产品,Xtensa VI着力在3个方面进行改进:首先是使用Tensilica认证的XPRES Ô编译器从以C/C++为基础的算法自动定制的能力;其次是实现比Xtensa V低约30%的功耗;最后是
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:80kb
    • 提供者:weixin_38702844
  1. Tensilica新款Xtensa 6处理器降低30%耗电

  2. Tensilica日前发表新版Xtensa 6可设定化与可延伸处理器核心。Xtensa 6用以取代Tensilica的Xtender V处理器,主要改善项目有三点,包括运用Tensilica的XPRES编译器自动最佳化C/C++演算程序,于一小时内自动编写出RTL硬件模块;较Xtensa V降低30%的耗电量;以及透过MMU组态中的「No eXecute」位技术提升安全防护能力。    Tensilica的XPRES编译器可迅速开发最佳化SoC组件模块,而不必运用VHDL与Verilog等语言耗
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:61kb
    • 提供者:weixin_38715019
  1. Tensilica发布新一代处理器内核Xtensa VI

  2. 泰思立达(Tensilica)公司日前发布了其Xtensa处理器家族的新成员——用于系统级芯片(SoC)设计的可配置且可扩展的处理器内核Xtensa VI。   该处理器使用Tensilica认证的XPRES编译器,设计者将用标准ANSI C/C++编写的需要优化的原始算法输入到XPRES编译器,结合Tensilica自动化的处理器生成技术,自动生成一个寄存器传输级(RTL)硬件描述和相关联的软件工具链。   XPRES编译器将自动决定哪些函数应该被硬件加速,并生成一个全面的针对那些函数的软硬件
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:53kb
    • 提供者:weixin_38672812
  1. 单片机与DSP中的北京新岸线采用Tensilica的Xtensa可配置处理器开发手机电视基带DSP

  2. Tensilica公司宣布,北京新岸线软件科技有限公司正采用Tensilica公司Xtensa可配置处理器内核进行一款复杂SoC设计。NuFront公司为领先的设计公司,专注于中国数字电视产品的SoC设计,其引入Xtensa处理器内核用于研发一款用于中国手机电视标准的基带DSP(数字信号处理)芯片,以期优化设计以满足需求。       北京新岸线软件科技有限公司首席运营官Hamilton Yong表示,“Tensilica公司的Xtensa处理器内核对我们的设计极具吸引力,因为标准处理器或D
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:47kb
    • 提供者:weixin_38645373
  1. ulptool:在Arduino中编程esp32 ULP协处理器-源码

  2. ulptool v2.4.2 现在Arduino可以为您的esp32项目编程ULP协处理器。 以下指南假定您使用板管理器以首选方法安装了esp32内核。 通常,在Arduino中,您可以使用'.S'扩展名编译汇编文件。 使用ESP32 Arduino核心框架,这些文件将对应于其工具链与ULP协处理器不兼容的Xtensa处理器。 幸运的是,Arduino通过使用Arduino将允许您创建的.s扩展名,提供了一系列简单的配方来构建ULP汇编文件。 请注意,扩展名是小写s 。 为了保持ulp的构建
  3. 所属分类:其它

    • 发布日期:2021-02-02
    • 文件大小:589kb
    • 提供者:weixin_42134051
« 12 3 »