您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. AT89S5152的P0口为什么要接一个上拉电阻

  2. AT89S5152的P0口为什么要接一个上拉电阻,原理解释,非常清楚
  3. 所属分类:硬件开发

  1. 上下拉电阻在电路中的作用

  2. 总结了大部分上下拉电阻在电路设计中的作用,对大家看原理图,涉及原理图有很大的帮助
  3. 所属分类:专业指导

    • 发布日期:2009-12-02
    • 文件大小:21504
    • 提供者:chzh4616
  1. Altera FPGA管脚弱上拉电阻的软件设置方法

  2. 在使用Altera的FPGA时候,由于系统需求,需要在管脚的内部加上上拉电阻,本文主要介绍Altera FPGA管脚弱上拉电阻的软件设置方法
  3. 所属分类:硬件开发

    • 发布日期:2010-01-19
    • 文件大小:252928
    • 提供者:kmisslove
  1. 上下拉电阻的优点、作用及阻值的选择原则

  2. 上拉电阻阻值选择原则: 1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。 3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑以上三点,通常在1k到10k之间选取。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:82944
    • 提供者:weixin_38727928
  1. 模拟电路中上拉电阻的作用解释

  2. 如果有人对模拟电路中的上拉电阻或下拉电阻感到有什么疑惑的,这将是给你们最好的解释.
  3. 所属分类:电信

    • 发布日期:2011-06-17
    • 文件大小:65536
    • 提供者:GJQI12
  1. 51单片机P0口上拉电阻的阻值问题

  2. 本文介绍了51单片机P0口外接电阻大小的问题。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:40960
    • 提供者:weixin_38674409
  1. 三极管的下拉电阻的介绍与应用

  2. 当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。OC门电路必须加上拉电阻,以提高输出的高电平值。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:62464
    • 提供者:weixin_38707862
  1. 模拟技术中上拉电阻取值问题

  2. 上拉电阻取值问题
  3. 所属分类:其它

    • 发布日期:2020-08-21
    • 文件大小:173056
    • 提供者:weixin_38720256
  1. 如何解决引脚单片机的上拉电阻问题

  2. 单片机的引脚,可以用程序来控制,输出高、低电平,这些可算是单片机的输出电压。但是,程序控制不了单片机的输出电流。单片机的输出电流,很大程度上是取决于引脚上的外接器件。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:64512
    • 提供者:weixin_38543293
  1. 单片机与DSP中的单片机中上拉电阻的不可小觑的作用分析

  2. 本篇文章对于上拉电阻在单片机当中的重要作用进行了细致的介绍,相信在阅读过本篇文章之后,大家对于为什么要在单片机中添加上拉电阻有了一定的认识。希望大家在阅读过本篇文章之后能够有所收获。 在单片机系统当中,上拉电阻逐渐成为了最为稳定也最为可靠的主要组成部分。大多数人知道上拉电阻在单片机系统当中的重要作用,但却不知道为什么如此重要。本篇文章就将为大家解释上拉电阻的重要性,为什么管脚和单片机大部分都要接上拉电阻呢? 专家称管脚和单片机接上拉电阻是必然的,上拉电阻和下拉电阻相比,上拉电阻要更胜一筹。 众所
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:68608
    • 提供者:weixin_38681301
  1. 元器件应用中的对模拟电路中上下拉电阻作用的一点小总结

  2. 一、定义     上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。     二、上下拉电阻作用:     1、提高电压准位:a.当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。b.OC门电路必须加上拉
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:62464
    • 提供者:weixin_38687928
  1. 基础电子中的上下拉电阻的作用

  2. 上下拉电阻:   1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。   2、OC门电路必须加上拉电阻,以提高输出的高电平值。   3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。   4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。   5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:35840
    • 提供者:weixin_38617604
  1. 电源技术中的上拉下拉电阻的选型和设计计算

  2. 上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用。下拉同理。也是将不确定的信号通过一个电阻钳位在低电平。     上拉是对器件输入电流,下拉是输出电流;强弱只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。     常见各类技术资料上,有些技术规范写道“无用的管脚不允许悬空状态,必须接上拉或下拉电阻以提供确定的工作状态”。     这个提法基本
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:87040
    • 提供者:weixin_38653085
  1. 基础电子中的上下拉电阻作用的引申—OC,OD门

  2. 简介:由上下拉电阻的作用引出本文的内容,OC和OD门。  OC(open collector)是集电极开路,必须外界上拉电阻和电源才能将开关电平作为高低电平用。否则它一般只作为开关大电压和大电流负载,所以又叫做驱动门电路。   集电极开路输出的结构如图1所示,右边的那个三极管集电极什么都不接,所以叫做集电极开路(左边的三极管起反相作用,使输入为"0"时,输出也为"0")。对于图1,当左端的输入为“0”时,前面的三极管截止,所以5V电源通过1K电阻加到右边的三极管上,右边的三极管导通(即相当于一个
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:87040
    • 提供者:weixin_38610815
  1. EDA/PLD中的CoolRunner-II器件的Pullup(上拉)输入/输出

  2. Pullup功能可以在输入/输出脚增加弱的上拉电阻,该功能需要通过属性来控制,其属性设置如下。  (1)约束文件(UCF)  NET PULLUP;  例如:  NET data_In PULLUP;  NET Clock PULLUP;  (2)VHDL语言  attribute  PULLUP: string;  attribute  PULLUP of : signal is "TRUE";  例如:  attribute  PULLUP: string;  attribute  PUL
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:22528
    • 提供者:weixin_38728183
  1. 元器件应用中的Verilog HDL上拉、下拉电阻

  2. 上拉、下拉电阻有:pullup pulldown  这类门设备没有输入只有输出。上拉电阻将输出置为1。下拉电阻将输出置为0。门实例语句形式如下:pull_gate[instance_name] (OutputA);门实例的端口表只包含1个输出。例如:pullup PUP (Pwr);此上拉电阻实例名为PUP,输出Pwr置为高电平1。   
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:19456
    • 提供者:weixin_38686245
  1. 上下拉电阻的作用

  2. 上下拉电阻:   1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。   2、OC门电路必须加上拉电阻,以提高输出的高电平值。   3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。   4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。   5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:33792
    • 提供者:weixin_38751016
  1. 上下拉电阻作用的引申—OC,OD门

  2. 简介:由上下拉电阻的作用引出本文的内容,OC和OD门。  OC(open collector)是集电极开路,必须外界上拉电阻和电源才能将开关电平作为高低电平用。否则它一般只作为开关大电压和大电流负载,所以又叫做驱动门电路。   集电极开路输出的结构如图1所示,右边的那个三极管集电极什么都不接,所以叫做集电极开路(左边的三极管起反相作用,使输入为"0"时,输出也为"0")。对于图1,当左端的输入为“0”时,前面的三极管截止,所以5V电源通过1K电阻加到右边的三极管上,右边的三极管导通(即相当于一个
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:84992
    • 提供者:weixin_38548507
  1. 对模拟电路中上下拉电阻作用的一点小总结

  2. 一、定义     上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。     二、上下拉电阻作用:     1、提高电压准位:a.当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。b.OC门电路必须加上拉电阻
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:57344
    • 提供者:weixin_38625416
  1. CoolRunner-II器件的Pullup(上拉)输入/输出

  2. Pullup功能可以在输入/输出脚增加弱的上拉电阻,该功能需要通过属性来控制,其属性设置如下。  (1)约束文件(UCF)  NET PULLUP;  例如:  NET data_In PULLUP;  NET Clock PULLUP;  (2)VHDL语言  attribute  PULLUP: string;  attribute  PULLUP of : signal is "TRUE";  例如:  attribute  PULLUP: string;  attribute  PUL
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:21504
    • 提供者:weixin_38714509
« 1 2 ... 6 7 8 9 10 1112 13 14 15 16 ... 48 »