您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字时钟电路 论文

  2. 摘要 近年来随着计算机在社会领域的渗透和大规模集成电路的发展,数字钟的应用正在不断地走向深入,由于它具有功能强,体积小,功耗低,价格便宜,工作可靠,使用方便等特点,因此特别适合于与控制有关的系统,越来越广泛地应用于自动控制,智能化仪器,仪表,数据采集,军工产品以及家用电器等各个领域,其往往是作为一个核心部件来使用,在根据具体硬件结构,以及针对具体应用对象特点的软件结合,以作完善。 多功能数字钟采用数字电路实现对“时”、“分”、“秒”数字显示的计时装置。具有时间显示、闹钟设置、报时功能、校正作用
  3. 所属分类:硬件开发

    • 发布日期:2009-05-14
    • 文件大小:362496
    • 提供者:boyu1973
  1. 多功能数字钟设计报告

  2. (1) 要求对时、分、秒进行计时和显示,具有12h和24h两种计时制。 (2) 具有手动校时功能,能对分、秒进行调整。 (3) 具有整点报时功能,仿中央人民广播电台报时信号,从59min50s起,每隔1s发出1次低音“嘟”,连续5次,到整点时,发出一次高音“哒”信号。 (4) 具有闹钟功能,当计时到达预置时间时,扬声器发出闹铃信号,闹铃信号可用开关止闹。 (5) 具有秒表功能,按START键开始计秒,按STOP键停止并显示,并设置复位功能。
  3. 所属分类:专业指导

    • 发布日期:2009-05-26
    • 文件大小:51200
    • 提供者:liyuanheng
  1. 用FPGA控制的多功能数字钟

  2. 用FPGA控制的多功能数字钟 可以共有兴趣的人下载哦~
  3. 所属分类:硬件开发

    • 发布日期:2008-10-16
    • 文件大小:391168
    • 提供者:chyyeng
  1. 多功能数字钟设计与应用

  2. 数字钟1111111111111111111111111111111111111111111111111
  3. 所属分类:专业指导

    • 发布日期:2008-10-29
    • 文件大小:200704
    • 提供者:c635013778
  1. 基于Xilinx FPGA的数字钟设计

  2. Verilog编写,多功能数字钟,具有基本显示,调时,电台报时和闹钟功能,分模块设计
  3. 所属分类:硬件开发

    • 发布日期:2015-01-01
    • 文件大小:490496
    • 提供者:yewen1993
  1. 电子技术课程设计---多功能数字时钟

  2. 1.能直接显示“时”、“分”、“秒”十进制数字的石英数字钟。 2.可以24小时制或12小时制。 3.具有校时功能。可以对小时和分单独校时,对分校时的时候,停止分向小时进位。校时时钟源可以手动输入或借用电路中的时钟。 4.整点能自动报时,要求报时声响四低一高,最后一响为整点。 5.走时精度高于普通机械时钟(误差不超过1s/d)。
  3. 所属分类:专业指导

    • 发布日期:2008-11-04
    • 文件大小:245760
    • 提供者:wangsufangoo
  1. 南工程数电课程设计数字钟

  2. 南工程数电课程设计数字钟 所有原理图 资料 接线图 文件都在一起喽
  3. 所属分类:软件测试

    • 发布日期:2015-12-14
    • 文件大小:496640
    • 提供者:qq_26575291
  1. EDA数字钟设计

  2. 本次设计的多功能数字钟具有如下功能: 1.秒/分/时的依次显示并正确计数; 2.定时闹钟:实现整点报时,扬声器发出报时声音; 3.时间设置,即手动调时功能:当认为时钟不准确时,可以分别对分/时进行调整;
  3. 所属分类:嵌入式

    • 发布日期:2016-01-15
    • 文件大小:394240
    • 提供者:sinat_26583215
  1. EDA设计基于VHDL的多功能数字钟

  2. EDA课程设计,VHDL硬件描述语言,数字钟,多功能,正数,倒数,单键置数等
  3. 所属分类:硬件开发

    • 发布日期:2016-10-05
    • 文件大小:2097152
    • 提供者:qq_26164991
  1. Verilog HDL多功能数字钟

  2. 设置闹钟,整点报时,自动对时,4个数码管分别显示时和分,6个led灯显示秒
  3. 所属分类:专业指导

    • 发布日期:2017-06-02
    • 文件大小:1048576
    • 提供者:qq_33992831
  1. 多功能数字钟的设计实验报告

  2. 本文利用 Verilog HDL 语言的设计方法设计多功能数字钟,并通过 vivado 2016.3 完 成综合实现。此程序通过下载到 FPGA 芯片后,可应用于实际的数字钟显示中,实现了基本 的计时显示(时分到分秒的切换)和设置,调整时间,闹钟设置的功能。
  3. 所属分类:C/C++

  1. 电子学课程设计 多功能数字钟设计

  2. 电子学课程设计数字钟设计 科大的,可以参考一下。
  3. 所属分类:专业指导

    • 发布日期:2009-01-02
    • 文件大小:4194304
    • 提供者:u014642052
  1. 基于FPGA的多功能数字钟设计

  2. 该程序是用VHDL语言编写的,具有数字钟最基本的功能
  3. 所属分类:硬件开发

    • 发布日期:2009-03-01
    • 文件大小:897024
    • 提供者:jiyulin1022
  1. 数字钟设计,含完整的设计报告与电路原理图

  2. 摘要 实验利借助于Quartus II 软件设计了一个多功能数字钟,实现了校时,校分,清零,保持和整点报时等多种基本功能,此外还实现了闹钟,星期,音乐闹铃等附加功能。本文首先利用Quartus II进行原理图设计并仿真调试,最后在实验板上验证了设计的正确性。 关键字:数字钟 闹钟 仿真 准点报时
  3. 所属分类:嵌入式

    • 发布日期:2009-04-24
    • 文件大小:1048576
    • 提供者:tiankong125
  1. 数字电子技术课程设计,数字钟的设计

  2. 数字电子技术课程设计,多功能数字钟的设计报告。有译码、七段数码显示功能,能显示时、分、秒计时的结果。
  3. 所属分类:专业指导

    • 发布日期:2009-04-24
    • 文件大小:125952
    • 提供者:zc513848440
  1. MSP430f6638实现数字钟

  2. MSP430f6638实现多功能数字钟,可显示并设置时间、日期、闹钟等
  3. 所属分类:C/C++

    • 发布日期:2018-08-09
    • 文件大小:19456
    • 提供者:qq_42684486
  1. 多功能数字钟 1602显示温度 年月日时分秒

  2. 1602显示温度 年月日时分秒 可调 加闹铃
  3. 所属分类:C

    • 发布日期:2020-05-21
    • 文件大小:21504
    • 提供者:swp0314
  1. 单片机实现的数字钟设计

  2. 用单片机(AT89S52)实现多功能数字钟,该数字钟实现时钟运行,调整,倒计时,秒表功能,且精确度经调试一天的误差在2S内。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:62464
    • 提供者:weixin_38670707
  1. 多功能数字钟

  2. 时 分 秒 年月日时秒调整报时
  3. 所属分类:其它

    • 发布日期:2007-12-07
    • 文件大小:13312
    • 提供者:yuguangtongxing
  1. 基于FPGA的多功能数字钟设计

  2. 现场可编程门阵列(Field Programmable Gate Arrays,FPGA)是一种可编程使用的信号处理器件。通过改变配置信息,用户可对其功能进行定义,以满足设计需求。通过开发,FPGA能够实现任何数字器件的功能。与传统数字电路相比,FPGA具有可编程、高集成度、高可靠性和高速等优点。   1 数字钟总体设计   本文以FPGA平台为基础,在QuartusⅡ开发环境下设计开发多功能数字钟。数字钟实现的功能如下:   1)计时功能:进行正常的时、分、秒计时,并由6只8段数码管分别
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:191488
    • 提供者:weixin_38697274
« 1 2 ... 4 5 6 7 8 910 11 12 13 14 ... 20 »