您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DSP信号处理,随即序列,随机信号

  2. DSP信号处理,随即序列 离散伪随机数的产生 数字正弦波发生器
  3. 所属分类:硬件开发

    • 发布日期:2009-11-19
    • 文件大小:76800
    • 提供者:angou000
  1. eda 实验报告 南昌大学

  2. 实验一 1位二进制全减器设计 ;实验二 模可变计数器设计;实验三 序列信号发生器与检测器设计;实验四 数字钟设计
  3. 所属分类:专业指导

    • 发布日期:2010-01-07
    • 文件大小:4194304
    • 提供者:jj123x
  1. 2PSK信号发生器的设计

  2.  FPGA具有可编程逻辑器件现场可编程的灵活性,又具有门陈列器件功能强、高集成度和高速度的优点,因此在要求功能越来越强,体积越来越小,功耗越来越低的现代通信系统设计中被越来越广泛的应用。本文讨论数字通信中2PSK,2FSK信号产生器的FPGA设计与实现。 从以下五个部分进行了介绍: 一. 总体方案的介绍 二. M序列的产生 三. 2PSK的调制原理方法及结果 四. 2PSK的解调原理方法及结果 五. 调试及结果
  3. 所属分类:硬件开发

    • 发布日期:2010-07-09
    • 文件大小:1048576
    • 提供者:wang851434959
  1. EDA技术与VHDL实验指导书(张芬)

  2. 第一部分 ZY11EDA13BE实验系统简介 1 一、ZY11EDA13BE实验系统特点 1 二、ZY11EDA13BE实验系统主板组成 3 三、ZY11EDA13BE实验系统各功能模块介绍 4 四、实验箱配置说明 17 五、选配的适配板与扩展板功能介绍及使用说明 17 六、主板系统I/O分布 19 七、 实验注意事项 25 第二部分 实验部分 26 实验一 MaxplusII软件入门并设计1位半加器 26 实验二 七人表决器 27 实验三 序列信号发生器 28 实验四 基本组合逻辑电路的VH
  3. 所属分类:专业指导

    • 发布日期:2011-04-16
    • 文件大小:1048576
    • 提供者:vb7079
  1. FSK m序列产生器

  2. 整个系统共分为分频器,m序列产生器,跳变检测,正弦波信号发生器和DAC(数/模变换器)等五部分。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-22
    • 文件大小:22528
    • 提供者:fly562604227
  1. 卷积码发生器的设计【维特比(Viterbi)译码】

  2. 本课程设计主要解决对一个卷积码序列进行维特比(Viterbi)译码输出,并通过Matlab软件进行设计与仿真,并进行误码率分析。根据线性幅度调制原理,设计一个AM调制系统,实现模拟混合加性噪声的情况下对模拟语音信号的调制、传输和解调的全过程。
  3. 所属分类:软件测试

    • 发布日期:2011-04-28
    • 文件大小:280576
    • 提供者:chxnin0011
  1. 011E题 数字信号传输性能分析仪

  2. 本文以FPGA为核心,C8051f330作为控制部分,设计了一种数字信号传输性能分析装置。它由数字信号发生器、伪随机信号发生器、模拟低通滤波器、加法电路以及数字信号分析模块等构成。数字信号发生模块和伪随机信号发生模块由FPGA产生,伪随机信号发生器和低通滤波器模拟传输信道,数字信号分析模块由滤波和整形电路构成。。。。。。,此外本系统还能实现COD等功能,经测试,各项指标均能满足设计要求。
  3. 所属分类:硬件开发

    • 发布日期:2011-09-13
    • 文件大小:1048576
    • 提供者:wmglmy
  1. 基于MATLAB的直接序列扩频通信系统性能仿真分析研究

  2. 本文主要讨论直接序列扩频系统的性能。直接序 列扩频就是直接用具有高码率的扩频码序列在发 送端去扩展信号的频谱。而在接收端, 用相同的扩 频码序列去进行解扩, 将展宽的扩频信号还原成 原始的信息。 直扩通信系统原理如图 1 所示。 在发送端输入 的信息先经信息调制形成调频或调相数字信号, 然 后由扩频码发生器产生的扩频码序列去调制数字 信号以展宽信号的频谱, 再将展宽后的宽带信号调 制到射频发送出去。在接收端, 接收机接收到宽带 射频信号后, 首先将其变频至中频, 然后通过同步 电路捕捉发送来的
  3. 所属分类:嵌入式

    • 发布日期:2011-11-29
    • 文件大小:178176
    • 提供者:sunny27527
  1. 设计一个以101100111000为周期的脉冲发生器

  2. 实验名称 设计一个以101100111000为周期的脉冲发生器 一 实验目的 1 学习设计N进制计数器; 2 掌握中规模集成电路数据选择器的工作原理及逻辑功能; 3 了解掌握序列信号发生器的工作原理及设计方法。
  3. 所属分类:专业指导

    • 发布日期:2011-12-06
    • 文件大小:29696
    • 提供者:wangfeifeihui
  1. VHDL课程(vhd源程序)

  2. quartus软件使用及VHDL语言 第一节 软件介绍 第二节 格雷码二进制码 语言 第三节 加法器 第四节 序列信号发生器
  3. 所属分类:其它

    • 发布日期:2013-03-24
    • 文件大小:2097152
    • 提供者:u010001556
  1. 数电及模电课程设计

  2. 数电及模电课程设计 数字电子设计题目:1、三位二进制加法计数器——无效项010 011 2、序列信号发生器——发生序列101110 模拟电子设计题目:1、电流串联负反馈电路仿真 2、长尾式差分放大电路
  3. 所属分类:专业指导

    • 发布日期:2013-05-04
    • 文件大小:440320
    • 提供者:qq527332577
  1. FPGA序列信号发生工程文件

  2. 自己写的FPGA的m序列发生器,在文件里可以自行修改
  3. 所属分类:硬件开发

    • 发布日期:2017-08-03
    • 文件大小:502784
    • 提供者:qq_37147721
  1. 2FSK无线收发机的设计

  2. 设计制作一个2FSK无线收发机,实现数字基带信号的无线传输。要求载频分别为:f1=13555kHz、f2=13565kHz;同时设计一个4位序列信号发生器,作为数字基带信号,传输速率为fs=1kbit/s;通信距离至少为5m;。
  3. 所属分类:硬件开发

    • 发布日期:2019-02-24
    • 文件大小:490496
    • 提供者:curry_answer
  1. 计数型与移存型.zip

  2. 数字电路基于Multisim的计数型和移存型的产生01011的序列信号发生器实验仿真,有清晰的仿真电路图文件,下载后即可运行
  3. 所属分类:讲义

    • 发布日期:2020-07-04
    • 文件大小:233472
    • 提供者:qq_46137108
  1. 一种伪噪声比特序列发生器的设计与实现

  2. 为了产生性能良好的伪噪声(PN)序列,提出了一种超混沌伪噪声比特序列发生器的设计与实现方法。设计中利用一个新的连续超混沌系统作为PN序列的随机信号源,建立了连续系统的离散和量化数学模型,在Simulink平台上借助于DSP Builder里的模块构建了该离散化模型的电路模型,利用FPGA芯片在实验中获得了数字混沌PN序列。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:74752
    • 提供者:weixin_38726007
  1. 元器件应用中的ADC中高精度转换序列发生器的设计

  2. 摘 要:在信号处理过程中,自然界的模拟信号首先要经过A/D转换器(ADC)变换成数字信号,送到DSP中。文章设计了一种高精度的转换序列发生器,能分别单独处理8位数据,并行后能处理16位数据。这意味着ADC每收到一个启动转换请求,模块可以自动执行多次转换。对于每一次转换,可以通过模拟多路开关选择16个可用输入通道中的任何一个。转换结束后,所选通道的转换结果被保存在相应的结果寄存器中。也可以对同一个通道采样多次,允许用户使用“过采样”,其较传统的单次采样转换结果提供了更高的精度。该设计为高精度DSP
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:406528
    • 提供者:weixin_38644233
  1. 基于Logistic映射PN序列的FPGA实现

  2. 伪噪声序列(PN序列)可应用于扩频通信、信息加密、计算机仿真等领域。PN序列发生器需要一个随机信号源和一系列的离散、量化算法及其硬件实现技术。确定性的混沌可以复制,具有长期不可预测性,且很难区分一个信号是来自于非确定性系统还是混沌系统。因此,混沌满足密码系统设计的基本原则,利用混沌系统作为PN序列的信号源已引起了国内外学者的广泛关注与研究。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:546816
    • 提供者:weixin_38619207
  1. 电子测量中的模式发生器在数字设计测试中的应用

  2. 数字设计的测试通常需要一个或多个数字信号,而某些信号非常难以生成。模式发生器是专为解决这个问题而设计的。测试某种设备需要在该设备中采用任何一种数字激励信号,模式发生器大都可以提供这些信号。另外,工程师可以使用模式发生器来将数字模式集成在整个测试序列的任何位置。另外,模式发生器还非常适合于半导体电子测试等应用,这些应用需要模式激励数据进行故障测试,并且数字系统通过用户定义的控制算法运行。在软件方面,模式发生器可以用作调试工具,软件工程师可以用它来开发针对待测设备(DUT)的应用。   解决数字测
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:188416
    • 提供者:weixin_38606639
  1. 单片机与DSP中的基于DSP数字振荡器的移相正弦波发生器设计

  2. 0 引 言   产生数字式移相信号的方法有很多。传统的直接数字频率合成(DDS)移相原理是先将正弦波信号数字化,并形成一张数据表存入两片ROM芯片中,此后可通过两片。D/A转换芯片在计数器的控制下连续地循环输出该数据表,就可获得两路正弦波信号。当两片D/A转换芯片所获得的数据序列完全相同时,则转换所得到的两路正弦波信号无相位差。当两片D/A转换芯片所获得的数据序列不同时,则转换所得到的两路正弦波信号就存在着相位差。相位差的值与数据表中数据的总个数及数据地址的偏移量有关。这种处理方式的实质是将数
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:226304
    • 提供者:weixin_38654589
  1. 基于PUF的Logistic混沌序列发生器

  2. 由于Logistic非线性混沌系统在一定的参数下,具有初值敏感性和拓扑复杂性等特点,因此Logistic混沌系统可以作为随机序列信号发生器。同时由于集成电路在生产、制作的过程中,即使采用完全相同的设计方法和制造工艺,也会在器件上产生不可控的微小差异,这些微小差异便成为集成电路不可克隆的基础。基于此特点,提出了一种基于可编程逻辑阵列(FPGA)的双输出查找表(LUT)结构的物理不可克隆函数(PUF)的Logistic随机混沌序列信号发生器,该混沌序列发生器具有物理的唯一性,能够有效地抵抗对于系统的
  3. 所属分类:其它

    • 发布日期:2021-01-14
    • 文件大小:897024
    • 提供者:weixin_38713009
« 1 23 4 5 6 7 »