您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 交通信号灯数字电路课程设计

  2. 用数字电路设计交通信号灯课程设计报告,结合了倒计时计数,LED灯显示等的电路设计
  3. 所属分类:交通

    • 发布日期:2009-05-24
    • 文件大小:252928
    • 提供者:shellingfordspy
  1. FPGA/CPLD数字电路设计经验分享

  2. :在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-30
    • 文件大小:1048576
    • 提供者:gddengyl
  1. 课程设计表决器数字电路设计

  2. 随着社会的飞速发展,科学技术的应用已经渗入到社会的各个领域。目前,各领域的激烈竞争迫使人们不得不对办事效率格外重视,同时,这也是方便、高效的社会发展趋势之必需。会议表决方面亦是如此。表决器所具有的功能使它成为这方面当之无愧的选择。本设计正是关于多数表决器的设计,用于各种场合的投票选举。
  3. 所属分类:专业指导

    • 发布日期:2009-06-30
    • 文件大小:190464
    • 提供者:ruanhuibao
  1. 数字电路 简单频率计的设计

  2. 数字电路 频率计 简单数字电路设计 使用555以及分频计等等
  3. 所属分类:专业指导

    • 发布日期:2009-07-05
    • 文件大小:755712
    • 提供者:wdzxl198
  1. gpfa经验浅谈_数字电路设计技术交流

  2. 该资源为大唐电信fpga设计和底层驱动组的技术交流资料,对fpga设计中的一些细节都有讨论,是fpga的学习和提高的好资料
  3. 所属分类:硬件开发

    • 发布日期:2009-07-08
    • 文件大小:1048576
    • 提供者:enzo_ho
  1. 数字电路与逻辑设计电子教案

  2. Word文档 数字电路和逻辑设计经典教程 常用数字电路和逻辑设计实例
  3. 所属分类:专业指导

    • 发布日期:2009-07-24
    • 文件大小:12582912
    • 提供者:duke_zhang1980
  1. FPGA/CPLD数字电路设计经验分享

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-09
    • 文件大小:1048576
    • 提供者:s52zok
  1. FPGA/CPLD数字电路设计经验分享

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:嵌入式

    • 发布日期:2009-10-15
    • 文件大小:1048576
    • 提供者:mynewlifever
  1. FPGACPLD数字电路设计经验分享.pdf

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:硬件开发

    • 发布日期:2009-11-07
    • 文件大小:1048576
    • 提供者:isaaczhy
  1. 高速数字电路设计!!

  2. 华为公司 介绍高速数字电路的设计!!!好东西,别错过哦!!!
  3. 所属分类:专业指导

    • 发布日期:2009-11-11
    • 文件大小:4194304
    • 提供者:bn813
  1. 基于CPLD的数字电路设计

  2. 随着数字集成电路的不断更新和换代,特别是可编程逻辑器件的出现,使得传统的数字系统设计方法发生了根本的改变。可编程逻辑器件的灵活性使得硬件系统设计师在实验室里用一台计算机、一套相应的EDA软件和可编程逻辑芯片就可以完成数字系统设计与生产。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:214016
    • 提供者:weixin_38595850
  1. 基于ADSP-TS101的高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:190464
    • 提供者:weixin_38557095
  1. 基于HyperLynx的数字电路设计综合仿真方法

  2. 针对数字电路系统设计中存在的信号完整性、散热、电磁兼容性(EMC)等问题,结合HyperLynx仿真软件提出了一种综合仿真方法。通过雷达信号处理机的设计实例,详细描述了HyperLynx各仿真模块的功能和特点,为数字电路系统设计与仿真提供了重要参考。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:375808
    • 提供者:weixin_38694343
  1. 8路抢答器资料(数字电路设计、带protues仿真)

  2. 带报警,数字电路,8路抢答(课设报告、仿真图、资料) 详见实物链接:http://bbs.eeworld.com.cn/thread-358406-1-1.html
  3. 所属分类:专业指导

    • 发布日期:2020-11-04
    • 文件大小:11534336
    • 提供者:llmzaq
  1. EDA/PLD中的基于可编程逻辑器件的数字电路设计

  2. 可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。可编程逻辑器件自20世纪70年代初期以来经历了从PROM,PLA,PAL,GAL到CPLD和FPGA的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面都有很大的改进和提高。   随着数字集成电路的不断更新和换代,特
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:207872
    • 提供者:weixin_38522029
  1. 模拟技术中的ROM在数字电路设计中的应用

  2. 1 引言电子电路的传统设计方法通常需要经过一系列烦琐的步骤:第1步,根据设计要求列出真值表,然后用卡诺图进行逻辑函数的化简,再选择门电路和触发器画出逻辑电路图。第2步,设计印刷电路板,根据所用的逻辑部件的结构特点,精心调整和设计电路板的尺寸,以尽可能使电路板规范、美观。第3步,印刷电路板的制作,这步的制作工艺有版图设计、版面成图、腐蚀、清洗、打磨、打孔、焊接等步骤。最后,进行功能检测及调试,如果电路存在故障,将需要花费大量的时间来检测。但是,若改用EPROM设计数字电路,则可以减少许多步骤,而且
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:102400
    • 提供者:weixin_38743119
  1. 基于ADSP-TS101的数字电路设计仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。   1 系统硬件设计   1.1 数模混合部分的设计   A/D是数字和模拟混合部分,是设计重点考虑的部分之一。数字部分的频率高,模拟部分对于扰很敏感,处理不好,数字信号很容易干扰模拟信号,出现电磁干扰问题。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:353280
    • 提供者:weixin_38501363
  1. 射频和数字电路设计的区别

  2. 对于高速数字电路而言,虽然还是关注电压,但是其设计方法和射频电路的设计方法相近,也需要考虑阻抗阻抗匹配,因为反射电压的存在会导致额外的误码率。   射频电路:   1.关注阻抗匹配或功率,这是设计中为关键的两个参数,其他中间参数都可以由功率和阻抗来确定;   2.关注频率响应,通常在频域内进行分析,因为对于射频电路模块而言,带宽范围很重要;   3.喜欢用网络分析仪、频谱分析哎仪或噪声测试仪等进行测试,这些仪器输入/输出阻抗低,一般都是50欧,往往会对电路产生影响,因此需要在阻抗匹配条件
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:49152
    • 提供者:weixin_38697940
  1. 基于高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。   1 系统硬件设计   1.1 数模混合部分的设计   A/D是数字和模拟混合部分,是设计重点考虑的部分之一。数字部分的频率高,模拟部分对于扰很敏感,处理不好,数字信号很容易干扰模拟信号,出现电磁干扰问题。降
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:457728
    • 提供者:weixin_38647039
  1. 基于可编程逻辑器件的数字电路设计

  2. 可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。可编程逻辑器件自20世纪70年代初期以来经历了从PROM,PLA,PAL,GAL到CPLD和FPGA的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面都有很大的改进和提高。   随着数字集成电路的不断更新和换代,特
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:280576
    • 提供者:weixin_38570202
« 1 2 3 4 5 6 7 89 10 11 12 13 ... 50 »