您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字电子钟逻辑电路设计.doc

  2. 目录 一、设计简介•••••••••••••••••••••••••••••••••••••••••••••••••••••••••2 二、设计任务•••••••••••••••••••••••••••••••••••••••••••••••••••••••••3 三、数字钟实物图•••••••••••••••••••••••••••••••••••••••••••••••••••••4 四、各组成单元的电路及工作原理••••••••••••••••••••••••••••••••••••••
  3. 所属分类:专业指导

    • 发布日期:2009-06-10
    • 文件大小:372736
    • 提供者:zihuanglaiye
  1. 基于CPLD的VHDL语言数字钟(含秒表)设计

  2. 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-24
    • 文件大小:187392
    • 提供者:g514429816
  1. VHDL设计 数字钟

  2. 包括60单独进制和24进制,采用vhdl语言设计各个子文件,顶层原理图设计。
  3. 所属分类:专业指导

    • 发布日期:2009-06-25
    • 文件大小:218112
    • 提供者:zxb428071
  1. 单片机智能数字钟课程设计论文

  2. 数字电子时钟电路设计系统,以AT89C51单片机为控制核心,由键盘显示、定时闹铃、LED共阴极数码管和LED灯显示等功能模块组成。基于题目基本要求,本系统对时间显示和定时报警进行了重点设计。 其中,论文中还包括了PCB和电路原理图等,还附带有源程序。
  3. 所属分类:硬件开发

    • 发布日期:2009-07-13
    • 文件大小:1048576
    • 提供者:Jerrfy
  1. 单片机数字钟试验(CPU延时方式)

  2. 有原理图,有源代码详细的注释,程序容易阅读。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-09
    • 文件大小:82944
    • 提供者:cgw39093142
  1. 数字电子时钟原理图解

  2. 这是一个关于数字时钟的图,很好解释了数字钟的原理
  3. 所属分类:专业指导

    • 发布日期:2009-08-24
    • 文件大小:294912
    • 提供者:lemon_love_hua
  1. 单片机数字钟课程设计报告

  2. 课程设计数字钟报告详细的说明了数字钟的原理,有原理图。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-20
    • 文件大小:86016
    • 提供者:pear1002
  1. 课程设计+汇编数字钟

  2. 目 录 一、设计题目 二、设计内容与要求 三、设计思想 四、教学实验系统连线 五、所用芯片工作原理 六、实验连线图 七、程序流程图 八、程序源代码 九、设计心得
  3. 所属分类:硬件开发

    • 发布日期:2010-01-24
    • 文件大小:103424
    • 提供者:yefeng5110
  1. 数字电路实验 数字钟

  2. 任务和要求 ……………………………………………………………… 4 1.1 设计任务…………………………………………………………………………… 4 1.2设计要求………………………………………………………………………………4 功能分析…………………………………………………………………… 6 2.1交通灯控制系统总体框架图………………………………………………………… 6 2.2模块功能分析. ……………………………………………………………………… 6 第3章 软件设计过程…………………………………
  3. 所属分类:交通

    • 发布日期:2010-03-31
    • 文件大小:4194304
    • 提供者:whf126119
  1. 基于at89c51的数字钟设计

  2. 慢慢的开始学着在网上找资料,从图书馆找……找辅导老师指点,这次老师的帮助很大,教会我们如何快捷的从网上找芯片的参数,实验起来出现了很多开始没有考虑到的问题,比如说画protel原理图时许多封装不清楚,还有如画PCB板图时连线有许多注意事项等等,查资料是中文网站是基本上不提供准确消息的,。PDF格式文件多是英文的,这也给我们理解带来很多的不便。
  3. 所属分类:C

    • 发布日期:2010-04-24
    • 文件大小:3072
    • 提供者:xingkongbaiqi
  1. 用multim2001编写数字逻辑电路代码

  2. user ....\Circuit1.msm ....\DC_Sweep仿真.msm ....\JK触发器.msm ....\led.msm ....\RC积分电路分析.msm ....\TL431.msm ....\TL431仿真.msm ....\三极管共射极放大电路.msm ....\三极管输出特性.msm ....\两级共射-共射放大电路失真分析.msm ....\串联稳压电路.msm ....\串联谐振电路分析.msm ....\互易电路.msm ....\互易电路2.msm ...
  3. 所属分类:嵌入式

    • 发布日期:2010-04-30
    • 文件大小:975872
    • 提供者:zpt526
  1. 单片机数字钟设计原理图及程序代码

  2. (1. 开机时,显示12:00:00的时间开始计时; (2. P0.0/AD0控制“秒”的调整,每按一次加1秒; (3. P0.1/AD1控制“分”的调整,每按一次加1分; (4. P0.2/AD2控制“时”的调整,每按一次加1个小时;
  3. 所属分类:硬件开发

    • 发布日期:2010-05-10
    • 文件大小:130048
    • 提供者:icalu
  1. 毕业设计,单片机数字电子钟的设计与实现,毕业论文.doc

  2. 数字电子钟 摘 要 20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的 各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产 品性能进一步提高,产品更新换代的节奏也越来越快。 现代生活的人们越来越重视起了时间观念,可以说是时间和金钱划上了等号。对于那些 对时间把握非常严格和准确的人或事来说,时间的不准确会带来非常大的麻烦,所以以数码 管为显示器的时钟比指针式的时钟表现出了很大的优势。数码管显示的时间简单明了而且读 数快、时间准确显示到秒。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-22
    • 文件大小:1048576
    • 提供者:ma394224057
  1. 基于FPGA的数字时钟设计

  2. EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL和C语言在FPGA实验板上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒、。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数模块、处理器及外设模块,并且使用QuartusII运用VHDL语言对分频和计数两个模块进行硬件电路设计和电路波形仿真,运用sopc技术嵌入内核并创建了系统所需的外部设备FLASH和SRAM软件通过使用NiosII运用C语言进行编程然后下载到硬件电路中
  3. 所属分类:C

    • 发布日期:2010-06-16
    • 文件大小:1048576
    • 提供者:mavellous1986
  1. 单片机,各种程序原理图。学习,制版,必备。chm版本,使用方便

  2. 涵盖闪烁灯,模拟开关灯,多路开关状态提示,广告灯,报警器,io口led,按键识别,计数器,动态数码管,定时器,数字钟,电子琴等
  3. 所属分类:硬件开发

    • 发布日期:2010-07-05
    • 文件大小:1048576
    • 提供者:wpb0708224040
  1. AT89C51单片机程序以及原理图

  2. 单片机学习资料 板载资源可以完成的实验项目: 1、发光二极管亮灭 2、发光二极管闪烁 3、发光二极管模拟广告流水灯(跑马灯) 4、蜂鸣器输出的音频报警器。 5、PWM 调节发光二极管亮度。 6、独立按键控制发光二极管亮灭。 7、实用独立按键控制开关灯(带延时去抖动) 8、单键多功能灯控器。 9、继电器输出控制 0 220V,5A 负载。 10、数码管静态显示 11、数码管动态扫描显示记分器。 12、数字钟 13、0 300kHz 频率计 14、0 100kHz 数字信号发生器 15、实时时钟课
  3. 所属分类:专业指导

    • 发布日期:2011-03-30
    • 文件大小:4194304
    • 提供者:nengrenzhiguo
  1. 数字钟 打铃器 有原理图的

  2. 此资料的程序和原理图是经过实物验证的绝对可以实现的
  3. 所属分类:C

    • 发布日期:2011-05-02
    • 文件大小:57344
    • 提供者:haibin621005
  1. AT89S51实例教程(原理图 + 源程序, 整理版)

  2. 第4章01 闪烁灯\ 第4章02 模拟开关灯\ 第4章03 多路开关状态指示\ 第4章04 广告灯的左移右移\ 第4章05 广告灯(利用取表方式)\ 第4章06 报警产生器\ 第4章07 IO并行口直接驱动LED显示\ 第4章08 按键识别方法之一\ 第4章09 一键多功能按键识别技术\ 第4章10 00-99计数器\ 第4章11 00-59秒计时器(利用软件延时)\ 第4章12 可预置可逆4位计数器\ 第4章13 动态数码显示技术\ 第4章14 4×4矩阵式键盘识别技术\ 第4章15 定时计
  3. 所属分类:硬件开发

    • 发布日期:2011-05-06
    • 文件大小:3145728
    • 提供者:harryleo
  1. 集成电路中的FPGA/CPLD数字电路原理介绍

  2. 当产生门控时钟的组合逻辑超过一级时,证设计项目的可靠性变得很困难。即使样机或仿真结果没有显示出静态险象,但实际上仍然可能存在着危险。通常,我们不应该用多级组合逻辑去钟控PLD设计中的触发器。   图1给出一个含有险象的多级时钟的例子。时钟是由SEL引脚控制的多路选择器输出的。多路选择器的输入是时钟(CLK)和该时钟的2分频 (DIV2)。由图1的定时波形图看出,在两个时钟均为逻辑1的情况下,当SEL线的状态改变时,存在静态险象。险象的程度取决于工作的条件。 多级逻辑的险象是可以去除的。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:198656
    • 提供者:weixin_38527987
  1. AT89S51单片机试验及实践教程之数字钟

  2. 1.实验任务1.开机时,显示12:00:00的时间开始计时;2.P0.0/AD0控制“秒”的调整,每按一次加1秒;3.P0.1/AD1控制“分”的调整,每按一次加1分;4.P0.2/AD2控制“时”的调整,每按一次加1个小时;2.电路原理图3.系统板上硬件连线1.把“单片机系统”区域中的P1.0-P1.7端口用8芯排线连接到“动态数码显示”区域中的A-H端口上;2.把“单片机系统:区域中的P3.0-P3.7端口用8芯排线连接到“动态数码显示”区域中的S1-S8端口上;3.把“单片机系统”区域中的
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:55296
    • 提供者:weixin_38593738
« 1 2 3 4 56 7 8 »