您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的任意波形发生器&数字频率计设计

  2. 个人的电子综合设计实验,实现了基于FPGA的任意波形发生器&数字频率计。个人作品,使用时别忘了改了大名。做好用Word2007打开,其他会影响排版。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-11
    • 文件大小:1048576
    • 提供者:wangzhibeiwei
  1. 数字频率计(mega16做的)

  2. 数字频率计(mega16做的), 希望对大家有用
  3. 所属分类:专业指导

    • 发布日期:2009-09-12
    • 文件大小:18432
    • 提供者:dizhonghua88
  1. 简易数字频率计的设计

  2. 简易数字频率计的计 设主要采用传统的高频测频,低频测周的电子计数器法,一中介频率作为其分界线,从而保证足够高的测量精度
  3. 所属分类:专业指导

    • 发布日期:2009-09-19
    • 文件大小:913408
    • 提供者:hosonbai
  1. 数字频率计的VHDL程序设计,设计报告

  2. 数字频率计的VHDL程序设计.rar数字频率计的VHDL程序设计.rar
  3. 所属分类:专业指导

    • 发布日期:2009-10-08
    • 文件大小:35840
    • 提供者:yuhai9269
  1. 基于EDA技术设计4位十进制数字频率计的系统方案

  2. 基于EDA技术设计4位十进制数字频率计的系统方案基于EDA技术设计4位十进制数字频率计的系统方案
  3. 所属分类:专业指导

    • 发布日期:2009-10-08
    • 文件大小:144384
    • 提供者:yuhai9269
  1. 单片机C语言简易数字频率计课程设计

  2. 基于Proteus软件的单片机简易数字频率计,用C语言编写。 AT89C52单片机。 程序文件,电路图等。
  3. 所属分类:C

    • 发布日期:2009-10-11
    • 文件大小:57344
    • 提供者:nypone
  1. 数字频率计(V1.0) 数字频率计(V1.0) 数字频率计(V1.0)

  2. 数字频率计(V1.0)数字频率计(V1.0) 数字频率计(V1.0) 数字频率计(V1.0)
  3. 所属分类:专业指导

    • 发布日期:2009-10-24
    • 文件大小:32768
    • 提供者:liubh880822
  1. 基于EDA技术的数字频率计设计

  2. 本文详细阐述了利用VHDL硬件描述语言设计,并在EDA工具的帮助下,用CPLD实现数字频率计的设计方法和实现步骤。其最大显示量程为10MHz,且具有实现自动量程切换功能,显示采用动态扫描方式。除放大整形电路和数码管显示外,其他模块在一块CPLD芯片上,与其他方法做成的频率计相比,具有体积小,可靠性高,灵活性强等特点。
  3. 所属分类:嵌入式

    • 发布日期:2009-10-31
    • 文件大小:1048576
    • 提供者:pqopqo
  1. 基于VHDL语言的数字频率计的设计与仿真

  2. 提供给喜欢用VHDL语言的朋友,基于VHDL语言的数字频率计的设计与仿真
  3. 所属分类:嵌入式

    • 发布日期:2009-11-19
    • 文件大小:217088
    • 提供者:pita5389
  1. 单片机三位数字频率计汇编程序

  2. 单片机汇编程序的三位数字频率计的课程设计
  3. 所属分类:硬件开发

    • 发布日期:2009-12-31
    • 文件大小:388096
    • 提供者:suifeng2010ly
  1. VHDL抢答仪,数字频率计.rar

  2. VHDL抢答仪,数字频率计.rar VHDL抢答仪,数字频率计.rar VHDL抢答仪,数字频率计.rar VHDL抢答仪,数字频率计.rar VHDL抢答仪,数字频率计.rar
  3. 所属分类:专业指导

    • 发布日期:2010-01-01
    • 文件大小:658432
    • 提供者:kingxiaokang
  1. EDA课程设计数字频率计设计

  2. 整套的EDA课程设计数字频率计设计,物有所值
  3. 所属分类:专业指导

    • 发布日期:2010-01-11
    • 文件大小:260096
    • 提供者:w2h0c
  1. 数字频率计的设计,详细报告

  2. 数字频率计的设计,详细设计报告,原理,很好的东西。对于硬件设计有很大帮助
  3. 所属分类:专业指导

    • 发布日期:2010-01-15
    • 文件大小:353280
    • 提供者:wankaifang
  1. 数字频率计的设计与制作

  2. 设计并制作出一种数字频率计,其技术指标如下: (1)频率测量范围: 10 ~ 9999Hz 。 (2)输入电压幅度 >300mV 。 (3)输入信号波形:任意周期信号。 (4)显示位数: 4 位。 (5)电源: 220V 、 50Hz
  3. 所属分类:专业指导

    • 发布日期:2010-01-17
    • 文件大小:54272
    • 提供者:ayi1119
  1. 数电课程设计数字频率计

  2. 1.概述 数字频率计是通过一个频率稳定度高的频率源作为基准时钟,对比测量其他信号的频率。通常是计算每秒内的脉冲个数,也就是我们所称的闸门时间为1秒。闸门时间不定,但闸门时间影响频率计的准确度,闸门时间越长,得到的频率值就越准确,但闸门时间越长则没测一次频率的间隔就越长。
  3. 所属分类:专业指导

    • 发布日期:2010-01-17
    • 文件大小:223232
    • 提供者:kevinzzj
  1. 基于Multisim90简易数字频率计的设计与仿真.pdf

  2. 基于Multisim简易数字频率计的设计与仿真
  3. 所属分类:嵌入式

    • 发布日期:2010-01-21
    • 文件大小:344064
    • 提供者:shetengteng
  1. 数字频率计课程设计报告

  2. 西北工大课程设计数字频率计实验报告,含原理,方案,电路图等
  3. 所属分类:专业指导

    • 发布日期:2010-01-29
    • 文件大小:436224
    • 提供者:ssl2009
  1. 基于FPGA的数字频率计设计

  2. 数字频率计的设计,本文主要讲述了如何实现数字频率计采用EDA技术用VHDL编程实现,包括源代码和实验结果截图,很详细
  3. 所属分类:硬件开发

  1. 数字频率计的vhdl设计

  2. 数字频率计是一种基本的测量仪器。它被广泛应用与航天、电子、测控等领域。它的基本测量原理是,首先让被测信号与标准信号一起通过一个闸门,然后用计数器计数信号脉冲的个数,把标准时间内的计数的结果,用锁存器锁存起来,最后用显示译码器,把锁存的结果用LED数码显示管显示出来。要求在熟悉频率计逻辑功能的基础上,设计一个6位十进制频率计。
  3. 所属分类:专业指导

    • 发布日期:2010-02-22
    • 文件大小:131072
    • 提供者:wjnssysl
  1. 数字频率计的设计 开题报告

  2. 数字频率计的设计 数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器,是电子系统的心脏,是决定电子系统性能的关键设备,随着现代通信、卫星、雷达和电子对抗等系统的发展对数字频率计提出了越来越高的要求。 数字频率计的主要实现方法有直接式、锁相式、直接数字式三种。
  3. 所属分类:专业指导

    • 发布日期:2010-03-01
    • 文件大小:81920
    • 提供者:wanhengyang
« 1 23 4 5 6 7 8 9 10 ... 50 »