您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VHDL硬件描述语言与数字逻辑电路设计

  2. 内容概要    本书系统地介绍了一种硬件描述语言,即VHDL语言设计数字逻辑电路和数字系统的新方法。这是电子电路设计方法上一次革命性的变化,也是迈向21世纪的电子工程师所必须掌握的专门知识。本书共分12章,第1章~第8章主要介绍VHDL语言的基本知识和使用VHDL语言设计简单逻辑电路的基本方法;第9章和第10章分别以定时器和接口电路设计为例,详述了用VHDL语言设计复杂电路的步骤和过程;第11章简单介绍了VHDL语言93版和87版的主要区别;第12章介绍了MAX+PlusⅡ的使用说明。 本书以
  3. 所属分类:嵌入式

    • 发布日期:2009-06-29
    • 文件大小:3145728
    • 提供者:gobabby
  1. VHDL硬件描述语言基础

  2. 传统数字电路设计方法不适合设计大规模的系统。工程师不容易理解原理图设计的功能。 众多软件公司开发研制了具有自己特色的电路硬件描述语言(Hardware Descr iption Language,HDL),存在着很大的差异,工程师一旦选用某种硬件描述语言作为输入工具,就被束缚在这个硬件设计环境之中。因此,硬件设计工程师需要一种强大的、标准化的硬件描述语言,作为可相互交流的设计环境。
  3. 所属分类:嵌入式

    • 发布日期:2009-07-05
    • 文件大小:189440
    • 提供者:jinxukangyi
  1. VerilogHDL硬件描述语言

  2. VerilogHDL硬件描述语言。 对硬件设计有很大帮助。
  3. 所属分类:专业指导

    • 发布日期:2009-07-06
    • 文件大小:3145728
    • 提供者:zyzs50
  1. 北大verilog课件

  2. verilog 硬件描述语言课件。来自北大的verilog课件,比较适合初学者。
  3. 所属分类:专业指导

    • 发布日期:2009-07-23
    • 文件大小:2097152
    • 提供者:yiyilee
  1. SPI总线接口的 SoPC模块设计与实现

  2. 摘   要:SPI 总线接口是 Motorola 公司提出的一种全双工的同步串行外设通信接口 ,用于连接微处理器和各种外围设 备。可编程片上系统是 Altera 公司提出的一种灵活、 高效的 SoC 解决方案 ,So PC 模块间的互联使用了 Avalon 交换式总线。 基于 Avalon 交换式总线接口规范 ,利用 Verilog HDL 硬件描述语言实现 SPI 总线接口的硬件设计 ,编写 SPI 接口模块在 NIOS Ⅱ 系统中的驱动程序。在 Modelsim 中对 SPI接口的硬件设计
  3. 所属分类:iOS

    • 发布日期:2009-07-23
    • 文件大小:964608
    • 提供者:mazhixin666
  1. Verilog硬件描述语言讲义2.ppt

  2. 随着EDA技术的发展,使用硬件语言设计PLD/FPGA成为一种趋势。目前最主要的硬件描述语言是VHDL和Verilog HDL。 VHDL发展的较早,语法严格,。。。现在发一个续篇
  3. 所属分类:硬件开发

    • 发布日期:2009-08-08
    • 文件大小:2097152
    • 提供者:wangchao5670347
  1. 状态机设计(翻译资料)

  2. 本课件,主要讲述了,硬件描述语言的状态机的实现方法和优化方法,并给出了状态图的生成方法。
  3. 所属分类:专业指导

    • 发布日期:2009-08-18
    • 文件大小:150528
    • 提供者:a254591139a
  1. VHDL硬件描述语言

  2. VHDL硬件描述语言 ,入门教程,相当有用的东东。。。。。
  3. 所属分类:专业指导

    • 发布日期:2009-08-29
    • 文件大小:7340032
    • 提供者:aguiera
  1. 硬件描述语言verilog_HDL基础

  2. 一份关于硬件描述语言verilog_HDL的经典基础入门资料,帮助初学Verilog的人快速入门。
  3. 所属分类:硬件开发

    • 发布日期:2014-03-19
    • 文件大小:8388608
    • 提供者:msdumin
  1. 硬件描述语言verilog pdf

  2. 硬件描述语言verilog pdf,比较不错,讲的比较详细
  3. 所属分类:硬件开发

    • 发布日期:2014-08-26
    • 文件大小:5242880
    • 提供者:lj573838882
  1. VHDL硬件描述语言【PPT】

  2. VHDL硬件描述语言【PPT】内容如下: -- HDL概述 -- VHDL语言的基本结构 -- 数据类型 -- 信号与变量 -- 操作符和属性 -- 并行代码 -- 顺序代码 -- 有限状态机(FSM) -- 包和部件 -- 函数和过程
  3. 所属分类:硬件开发

    • 发布日期:2008-11-30
    • 文件大小:2097152
    • 提供者:kevyoung
  1. Verilog语言入门

  2. 本书简要介绍了Verilog硬件描述语言的基础知识,包括语言的基本内容和基本结构,以及利用该语言在各种层次上对数字系统的建模方法。书中列举了大量实例,帮助读者掌握语言本身和建模方法,对实际数字系统设计也很有帮助。
  3. 所属分类:专业指导

    • 发布日期:2009-02-22
    • 文件大小:289792
    • 提供者:husthuke
  1. 硬件描述语言vhdl

  2. ppt格式的,有比较详细的描述 VHDL模型的基本结构 VHDL的基本元素 VHDL的语句 VHDL设计实例
  3. 所属分类:专业指导

    • 发布日期:2009-03-18
    • 文件大小:1048576
    • 提供者:piany08
  1. (英文版)硬件描述语言verilog(5th)

  2. Verilog Hardware Discr iption Language(5th) 硬件描述语言第五版全
  3. 所属分类:嵌入式

    • 发布日期:2018-08-28
    • 文件大小:7340032
    • 提供者:haoshumiao
  1. 硬件描述语言Verilog HDL

  2. 入门Verilog语言。 Verilog HDL的特点 形式化地表示电路的行为和结构; 借用C语言的结构和语句; 可在多个层次上对所设计的系统加以描述,语言对设计规模不加任何限制; 具有混合建模能力:一个设计中的各子模块可用不同级别的抽象模型来描述; 基本逻辑门、开关级结构模型均内置于语言中,可直接调用;
  3. 所属分类:电信

    • 发布日期:2018-01-20
    • 文件大小:3145728
    • 提供者:qq_35686293
  1. 硬件描述语言和数字系统设计学习资源

  2. Verilog HDL的抽象级别语言本身提供了各种层次抽象的表述,可以用详细程度有很大差别的的多层次模块组合来描述一个电路系统。‹行为级:技术指标和算法的Verilog描述‹RTL级:逻辑功能的Verilog描述‹门级 :逻辑结构的Verilog描述‹开关级:具体的晶体管物理器件的描述
  3. 所属分类:讲义

    • 发布日期:2020-03-12
    • 文件大小:5242880
    • 提供者:Summertrainxy
  1. 硬件描述语言Verilog设计经验总结

  2. 粗略地看Verilog与C语言有许多相似之处。分号用于结束每个语句,注释符也是相同的,运算符“==”也用来测试相等性。Verilog的if..then..else语法与C语言的也非常相似,只是Verilog用关键字 begin和end代替了C的大括号。事实上,关键字begin和end对于单语句块来说是可有可无的,就与C中的大括号用法一样。Verilog和C都对大小写敏感。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:107520
    • 提供者:weixin_38516040
  1. PLD/FPGA硬件编程语言Verilog HDL

  2. PLD/FPGA硬件语言设计verilogHDL,HDL概述随着EDA技术的发展,使用硬件语言设计PLD/FPGA成为一种趋势。目前最主要的硬件描述语言是VHDL和verilogHDL及SystemVerilog。VHDL发展的较早,语法严格;而VerilogHDL是在C语言的基础上发展起来的一种硬
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:71680
    • 提供者:weixin_38714162
  1. 基于Verilog硬件描述语言的AES密码算法实现

  2. 0引言密码模块是安全保密系统的重要组成部分,其核心任务就是加/解密数据。目前,分组密码算法AES以其高效率、低开销、实现简单等特点被广泛应用于密码模块的研制。随着计算机信息技术和超大规模集成电路技术的成熟与发展,通过硬件来实现密钥模块的内部运作,可保证在外界无密钥的明文流动,能够实现真正意义上的保密。此外,硬件实现还具有高速、高可靠性等特点。目前许多AES算法的硬件实现采用基于RAM查找表方式来实现算法中最关键的SubBytes部分。本文采用复合域来实现SubBytes部分的求逆运算,以便于采用
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:297984
    • 提供者:weixin_38670391
  1. 硬件描述语言

  2. 在传统的设计方法中,当设计工程师设计一个新的硬件、一个新的数字电路或一个数字逻辑系统时,他或许在CAE 工作站上做设计,为了能在CAE工作站做设计,设计者必须为设计画一张线路图,通常地,线路图是由表示信号的线和表示基本设计单元的符号连在一起组成线路图,符号取自设计者用于构造线路图的零件库。若设计者是用标准逻辑器件(如74系列等)做板极设计线路图,那么在线路图中,符号取自标准逻辑零件符号库;若设计是进行ASIC设计,则这些符号取自ASIC库的可用的专用宏单元。这就是传统的原理图设计方法。 对线路图
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:41984
    • 提供者:weixin_38741540
« 1 2 3 4 5 6 78 9 10 11 12 ... 50 »