您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 消除组合逻辑产生的毛刺

  2. 本文档介绍了在FPGA数字逻辑设计中组合逻辑的毛刺问题以及如何消除设计中的毛刺问题的方法,为FPGA实现高速的设计工程提供了必要的手段,减少了在设计中的误操作,提高了设计的稳定性。
  3. 所属分类:硬件开发

    • 发布日期:2010-01-27
    • 文件大小:321536
    • 提供者:fangxiang05
  1. 数电学习资料 组合逻辑电路,时序逻辑电路

  2. 组合逻辑电路,时序逻辑电路等数字电路的介绍及运用
  3. 所属分类:专业指导

    • 发布日期:2010-02-01
    • 文件大小:713728
    • 提供者:yll2005041123
  1. 第3章 组合逻辑电路.ppt

  2. 数字电路第3章PPT 欢迎大家下载哈!!!
  3. 所属分类:专业指导

    • 发布日期:2010-05-05
    • 文件大小:7340032
    • 提供者:lianmeng1989
  1. 数字逻辑电路经典课件

  2. 数字逻辑电路经典课件 第1章 数字逻辑电路基础 第2章 逻辑门电路 第3章 组合逻辑电路 第4章 时序逻辑电路引论 第5章 时序逻辑电路的分析与设计 第6章 存储器和可编程逻辑器件 第 7 章 脉冲信号的产生与整形
  3. 所属分类:专业指导

    • 发布日期:2010-09-24
    • 文件大小:1048576
    • 提供者:liangqi06
  1. 日本名家电路系列之数字逻辑电路ASIC设计

  2. 本书为日本名家系列电路之数字逻辑电路ASIC设计,包括逻辑电路详解,逻辑压缩,组合逻辑电路设计等内容
  3. 所属分类:嵌入式

    • 发布日期:2011-03-24
    • 文件大小:13631488
    • 提供者:feiyi_2001
  1. 组合逻辑电路设计(数字电路)

  2. 在数字电路中,重要的莫过于组合逻辑电路设计,本资源详细的描述了组合逻辑电路中的一些问题。
  3. 所属分类:专业指导

    • 发布日期:2011-04-24
    • 文件大小:2097152
    • 提供者:caiyunl2009
  1. 数字电路实验报告(组合逻辑电路)

  2. 内含电路原理图,实验步骤,实验结果和实验分析
  3. 所属分类:电信

  1. 第3章组合逻辑电路-2009

  2. 数字逻辑 第3章组合逻辑电路-2009 来源:西南财经大学
  3. 所属分类:嵌入式

    • 发布日期:2011-11-08
    • 文件大小:4194304
    • 提供者:qq223857666
  1. 组合逻辑和时序逻辑电路的设计

  2. EDA详细实验报告,实验一实验二,组合逻辑电路的设计、时序逻辑电路的设计,包含需要的完整实验程序,操作过程和实验结果分析以及实验心得。
  3. 所属分类:其它

    • 发布日期:2011-11-24
    • 文件大小:106496
    • 提供者:lj923
  1. 用MSI设计组合逻辑电路

  2. 采用图形输入方法和MSI设计:输血血型验证、单“1”检测器等电路。 1、输血血型验证 a)用74LS153和74LS00设计; b)4输入,1输出; c)当受血者和需血者血型匹配时,指示灯亮;否则,指示灯不亮。 2、单“1”检测器: a) 以74LS138为核心设计; b) 当输入三位二进制代码X2X1X0中总共只有一个“1”时,输入指示位“1”,否则指示为“0”。
  3. 所属分类:专业指导

    • 发布日期:2011-11-24
    • 文件大小:115712
    • 提供者:xyblue0808
  1. 组合逻辑电路设计报告

  2. 组合逻辑电路实验报告,大学生使用!该文档为模板其他可参照此做
  3. 所属分类:专业指导

    • 发布日期:2013-04-29
    • 文件大小:29696
    • 提供者:u010508622
  1. 数字电路实验报告

  2. 基本门电路和组合逻辑电路分析的完整实验程序和实验报告 VHDL Quartus
  3. 所属分类:硬件开发

    • 发布日期:2013-05-28
    • 文件大小:4194304
    • 提供者:tobyhhj
  1. 组合逻辑电路分析与设计

  2. 数字系统中的逻辑电路分为组合逻辑电路和时序逻辑电路两大类。随着科学技术的发展,电路的集成规模越来越大,组合逻辑电路的分析与设计愈加显得重要。本文就此展开论述。
  3. 所属分类:专业指导

    • 发布日期:2018-06-12
    • 文件大小:90112
    • 提供者:ghmmeizi97
  1. 第4章组合逻辑电路

  2. 武大数字逻辑课件,供大家学习参考,多多交流
  3. 所属分类:专业指导

    • 发布日期:2013-10-04
    • 文件大小:1048576
    • 提供者:chenaili520
  1. 电工的门电路和逻辑电路

  2. 模拟电路,数字电路,门电路和组合逻辑电路,ppt资源,生动形象
  3. 所属分类:制造

    • 发布日期:2013-05-04
    • 文件大小:2097152
    • 提供者:u010568465
  1. FPGA中组合逻辑和时序逻辑的区别

  2. 数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。 1.组合逻辑概念组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关,不涉及对信号跳变沿的处理,无存储电路,也没有反馈电路。通常可以通过真值表的形式表达出来。 2.组合逻辑的Verilog HDL 描述根据组合逻辑的电路行为,可以得到两种常用的RTL 级描述方式。第一种是always 模块的触发事件为电平敏感信号列表;第二种就是用
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:140288
    • 提供者:weixin_38612648
  1. FPGA编程—组合逻辑编码器等verilog实现

  2. 这篇文章主要实现对组合逻辑电路的一些常用模块的实现。组合逻辑中,包括译码器,编码器,输入输出选择器,数值比较器,算法单元等。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:51200
    • 提供者:weixin_38636671
  1. 电工电子-组合逻辑电路

  2. 本文件可作为大学生学习数字电路和模拟电路参考
  3. 所属分类:专业指导

    • 发布日期:2011-03-04
    • 文件大小:656384
    • 提供者:axcvbty
  1. 元器件应用中的中规模组合逻辑电路数据选择器

  2. 在多路数据传送过程中,能够根据需要将其中一路挑选出来作为输出的电路,称为数据选择器,也称为多路选择器或多路开关。下面以8选1数据选择器74LS151为例说明其工作原理。   74LS151是一种典型的集成数据选择器,其逻辑图和引脚图如图1所示,它有3个地址输人端A2A1AO,可选择DO~D78个数据,G是输人使能端,低电平有效。有两个互补输出端:同相输出端Y和反相输出端W=Y,功能表见表1。   表1 74LS151的功能表图1 74LS15l逻辑图和引脚图   欢迎转载,信息来源维库电子
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:102400
    • 提供者:weixin_38670318
  1. 元器件应用中的中规模组合逻辑电路集成译码器

  2. 译码是编码的逆过程,是将具有特定含义的一组代码“翻译”出它的原意,能完成译码功能的电路称为 译码器。   译码器的使用场合非常广泛,例如,数字仪表中的各种显示译码器,计算机中的地址译码器、指令译码 器,通信设备中由译码器构成的分配器,以及各种代码变换译码器等。在实际应用中,有许多译码器集成 芯片可供选择,有二进制译码器、二-十进制译码器和数字显示译码器等。   (1)3线-8线译码器74LS138   74LS138译码器电路及引脚如图1所示,其真值表见表1,也是74LS138的功能表。
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:273408
    • 提供者:weixin_38686231
« 1 2 3 45 6 7 8 9 10 ... 39 »